1.将二进制数化为等值的十进制和十六进制:
(1100101)2=( 101 )10 =( 65 )16
2.写出下列二进制数的原码和补码:
(-1011)2=( 11011 )原=( 10101 )补
3.输出低电平有效的3线 – 8线译码器的输入为110时,其8个输出端的电平依次为 。
4.写出J、K触发器的特性方程: ;
5. TTL集电极开路门必须外接__上拉电阻______才能正常工作。
A )。
2.使逻辑函数为0的逻辑变量组合为( D )
A. ABC=000 B. ABC=010 C. ABC=011 D. ABC=110
3.标准或-与式是由( C )构成的逻辑表达式。
A.与项相或 B. 最小项相或 C. 最大项相与 D.或项相与 4. 由或非门构成的基本R、S触发器,则其输入端R、S应满足的约束条件为( B )。
A. R+S=0 B. RS=0 C. R+S=1 D.RS=1
5.一个8选一数据选择器的地址输入端有(C )个。
A.1 B.2 C.3 D.8
6.RAM的地址线为16条,字长为32,则此RAM的容量为( D )。
A.16×32 位 B. 16K×32位 C. 32K×32位 D.64K×32位
7.要使JK触发器在时钟作用下的次态与现态相反,JK端取值应为(D )。
A.JK=00 B. JK=01 C. JK=10 D. JK=11
8. 用8个触发器可以记忆( D )种不同状态.
A.8 B.16 C.128 D.256
9. 多谐振荡器可以产生下列哪种波形( B )
A.正弦波 B.矩形脉冲 C.三角波 D.锯齿波
10.输出在每个时钟周期翻转一次的触发器是( A )。
A. T′ 触发器 B. T触发器 C. D触发器 D. JK触发器
11.对于CMOS的与非门,若其一个输入端不用时,最好应该如何处理?( C )
A. 接地 B. 悬空 C. 通过电阻接电源 D. 以上都可
12. 当TTL与非门的输入端悬空时相当于输入为( B )
13. 在下列电路中,只有( C )属于组合逻辑电路.
A. 触发器 B. 计数器 C.数据选择器 D.寄存器.
14. 数码管的每个显示线段是由( B )构成的.
A.灯丝 B.发光二极管 C.发光三极管 D.熔丝.
15.逻辑函数F=A⊕B和G=A⊙B满足关系( A )。
A. F=G′ B. F=G′+1 C. F′=G′ D. F=G
16.下列四种类型的逻辑门中,可以用( D )实现三种基本运算。
A. 与门 B. 或门
C. 非门 D. 与非门
17. 逻辑函数F(A,B,C)=∑m(1,2,3,6);G(A,B,C)= ∑m(0,2,3,4,5,7)则F和G相“与”的结果是( A )。
A.m2+m3 B. 1 C. A′+B D. A+B
18. 某移位寄存器的时钟脉冲频率为100KHZ,欲将存放在该寄存器中的数左移4位,完成该操作需要( B )时间。
A.10μs B.40μs C.100μs D.400ms
19. 将D触发器改造成T触发器,图1所示电路中的虚线框内应是(D )。
A. 或非门 B. 与非门 C. 异或门 D. 同或门
20.8位DAC转换器,设转换系数k=0.05, 数字01000001转换后的电压值为( B )V。
1. (93.75)10=( 5D.C )16
2. 写出函数F=A+(BC′+((CD) ′) ′的反函数 F′=A′C′+(AD) ′
。
4. 对共阳接法的发光二极管数码显示器,应采用__低_____电平驱动的七段显示译码器。
5.输出低电平有效的二 – 十进制译码器的输入为0110时,其输出端的电平为 。
7. 一个时序电路,在时钟作用下,状态变化是
000-010-011-001-101-110-010-011-001-101-110-010-011….,作为计数器,为_5______进制计数器,还有___2___个偏离状态。
8. A/D转换过程是通过取样、保持、_量化_______、编码四个步骤完成的。
9. 在256×4位RAM中,每个地址有__4_____个存储单元。
1.只有当决定一件事的几个条件全部不具备时,这件事才不会发生,这种逻辑关系为( C )。
A.与 B.与非 C.或 D.或非
2.与函数相等的表达式为( C )。
A. B. C. D.
3.扇出系数是指逻辑门电路( C )。
A. 输入电压与输入电压之间的关系数
B. 输出电压与输入电流之间的关系数
C. 输出端带同类门的个数
D. 输入端数
4. TTL与非门多余端的处理,不能将它们( D )。
A.与有用输入端连在一起 B.悬空
C.接正电源 D.接地
5.一个8选一数据选择器的地址输入端有( C )个。
A.1 B.2 C.3 D.8
6.为实现将JK触发器转换为D触发器,应使( A )。
A. J=D,K=D′ B. K=D,J=D′
C. J=K=D D. J=K=D′
7.同步时序电路和异步时序电路的差异在于后者( B )
A.没有触发器 B.没有统一的时钟脉冲控制
C.没有稳定状态 D.输出只与内部状态有关
8.四级移位寄存器,现态为0111,经右移一位后其次态为(A )。
A.0011或者1011 B.1111或者1110
C.1011或者1110 D.0011或者1111
9.为把50HZ正弦波变换成周期性矩形波,应选用( A )。
A. 施密特触发器 B.单稳态触发器 C. 多谐振荡器 D.译码器
10.要构成容量为1K×8的RAM,需要( A )片容量为256×4的RAM。
A.8 B.4 C.64 D.32
1.如果采用二进制代码为200份文件顺序编码,最少需用 8 位。
2.和二进制数(1010.01)2等值的十进制数为 10.25 。
3.二进制数(+0000110)2的原码为 00000110、反码为 00000110
补码为 00000110 。
4.逻辑函数式A⊕0的值为 A 。
5.逻辑函数式Y = A′ BC′ + AC′ + B′C的最小项之和的形式为 A′B′C+A′BC′+AB′C′+AB′C+ABC′
。
6. 组合逻辑电路的特点是 任何时刻的输出只由当时的输入决定,与电路的其它状态无关 。
7.若存储器的容量为512K×8位,则地址代码应取 19 位。
8.D/A转换器的主要技术指标是转换精度和 转换速度 。
1.逻辑代数中的三种基本运算指( C )。
(a)加、减运算 (b)乘、除运算 (c)与、或、非运算 (d)优先级运算
2.若两个逻辑式相等,则它们的对偶式( D )。
(a)不一定相等 (b)可能为0 (c) 可能为1 (d) 一定相等
3.正逻辑的高电平表示为( B )。
(a) 0 (b)1 (c)原变量 (d)反变量
4.三态门电路的输出可以为高电平、低电平及(C )。
(a)0 (b)1 (c)高阻态 (d)导通状态
5.随着计数脉冲的不断输入而作递增计数的计数器称为( A )。
(a)加法计数器 (b)减法计数器 (c)可逆计数器 (d)加/减计数器
一、 填空题(每空1分,共20分):
1.寻址容量为2K×8的RAM需要 11 根地址线。
2. (-42)10的反码为 ;(+42)10的补码为 00101010 。(用8位二进制表示)
3.图(1)为8线-3线优先编码器,优先权最高的是 ,当同时输入、时,输出= 100 。
4.一个 2.7V 。
5.Y=:在 B=C=1 条件下,可能存在 0 型冒险。
6.(84)10=( 1010100 )2=( 54 )16=( )8421BCD码
7.A⊕1 = A’ ;A⊕0 = A 。
8.对n个变量来说,最小项共有 2^N 个;所有的最小项之和恒为 1 。
9.用TTL门电路驱动CMOS门电路必须考虑 电压是否匹配 问题。
支持小数点的进制转换器10.已知施密特触发器的电压传输特性曲线如图(2)所示:
图(1) 图(2)
版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系QQ:729038198,我们将在24小时内删除。
发表评论