会不会写 makefile,从一个侧面说明了一个人是否具备完成大型工程的能力。 因为,
makefile 关系到了整个工程的编译规则。
。make 是一个命令工具,是一个解释 makefile 中指令的命令工具
本质都是在“文件依赖性”上做文章
要把源文件编译成中间代码文件,即 Object File,这个动作叫做编译(compile)
编译时,编译器需要的是语法的正确,函数与变量的声明的正确。,只要所有的语法正确,编译器就可以编译出中间目标文件。
链接时,主要是链接函数和全局变量,。链接器并不管函数所在的源文件,只管函数的中间目标文件
make 命令执行时,需要一个 Makefile 文件,以告诉 make 命令需要怎么样的去编译和
链接程序。
只要我们的 Makefile 写得够好,所有的这一切,我们只用一个 make 命令就可以完成,
make 命令会自动智能地根据当前的文件修改的情况来确定哪些文件需要重编译,从而自己
编译所需要的文件和链接目标程序。
。说白一点就是说,prerequisites
中如果有一个以上的文件比 target 文件要新的话,command 所定义的命令就会被执行。这
makefile phony就是 Makefile 的规则。也就是 Makefile 中最核心的内容。 
依赖关系的实质上就是
说明了目标文件是由哪些文件生成的,换言之,目标文件是哪些文件更新的。
在定义好依赖关系后,后续的那一行定义了如何生成目标文件的操作系统命令,一定要
以一个 Tab 键作为开头。
clean 不是一个文件,它只不过是一个动作名字,有点像 C 语言
中的 lable 一样,其冒号后什么也没有,那么,make 就不会自动去文件的依赖性,也就
不会自动执行其后所定义的命令。要执行其后的命令,就要在 make 命令后明显得指出这个
lable 的名字。这样的方法非常有用,我们可以在一个 makefile 中定义不用的编译或是和
编译无关的命令,比如程序的打包,程序的备份,等等。
,像 clean 这种,没有被第一个目标文件直接或间接关联,那
么它后面所定义的命令将不会被自动执行,不过,我们可以显示要 make 执行。即命令
——“make clean”,以此来清除所有的目标文件,以便重编译。
makefile 的变量也就是一个字符串,理解成 C 语言中的
宏可能会更好。
.PHONY 意思表示 clean 是一个“伪目标”,。而在 rm 命令前面加了一个小
减号的意思就是,也许某些文件出现问题,但不要管,继续做后面的事。当然,clean 的规
则不要放在文件的开头,不然,这就会变成 make 的默认目标,相信谁也不愿意这样。不成
文的规矩是——“clean 从来都是放在文件的最后”。
Makefile 里主要包含了五个东西:显式规则、隐晦规则
、变量定义、文件指示和注释。
在 Makefile 中我们要定义一系列的变量,变量一般都是字符串,这个有点你 C 语言中
的宏,当 Makefile 被执行时,其中的变量都会被扩展到相应的引用位置上。
文件指示,其包括了三个部分,一个是在一个 Makefile 中引用另一个 Makefile,就像 C 语言中的
include 一样;另一个是指根据某些情况指定 Makefile 中的有效部分,就像 C 语言中的预
编译#if 一样;还有就是定义一个多行的命令。
Makefile 中只有行注释,和 UNIX 的 Shell 脚本一样,其注释是用“#”字符,这个就
像 C/C++中的“//”一样。如果你要在你的 Makefile 中使用“#”字符,可以用反斜框进行
转义,如:“\#”。 
在 Makefile 中的命令,必须要以[Tab]键开始。
在 include
前面可以有一些空字符,但是绝不能是[Tab]键开始。
make 命令开始时,会把寻 include 所指出的其它 Makefile,并把其内容安置在当前
的位。就好像 C/C++的#include 指令一样。如果文件都没有指定绝对路径或是相对路径的话,
make 会在当前目录下首先寻,如果当前目录下没有到,那么,make 还会在下面的几个
目录下: 
1、如果 make 执行时,有“-I”或“--include-dir”参数,那么 make 就会在这个参数 
所指定的目录下去寻。 
2、如果目录<prefix>/include(一般是:/usr/local/bin 或/usr/include)存在的话,
make 也会去。如果有文件没有到的话,make 会生成一条警告信息,但不会马上出现致
命错误。它会继续载入其它的文件,一旦完成 makefile 的读取,make 会再重试这些没有
到,或是不能读取的文件,如果还是不行,make 才会出现一条致命信息。如果你想让 make
不理那些无法读取的文件,而继续执行,你可以在 include 前加一个减号“-”。
如: -include <filename> 
其表示,无论 include 过程中出现什么错误,都不要报错继续执行。
GNU 的 make 工作时的执行步骤入下:(想来其它的 make 也是类似) 
1、读入所有的 Makefile。 
2、读入被 include 的其它 Makefile。 
3、初始化文件中的变量。 
4、推导隐晦规则,并分析所有规则。 
5、为所有的目标文件创建依赖关系链。 
6、根据依赖关系,决定哪些目标要重新生成。 
7、执行生成命令。
1-5 步为第一个阶段,6-7 为第二个阶段。第一个阶段中,如果定义的变量被使用了,那么,
make 会把其展开在使用的位置。但 make 并不会完全马上展开,make 使用的是拖延战术,如
果变量出现在依赖关系的规则中,那么仅当这条依赖被决定要使用了,变量才会在其内部展
开。
规则包含两个部分,一个是依赖关系,一个是生成目标
的方法。 
在 Makefile 中,规则的顺序是很重要的,因为,Makefile 中只应该有一个最终目标,
其它的目标都是被这个目标所连带出来的,所以一定要让 make 知道你的最终目标是什么。
一般来说,定义在 Makefile 中的目标可能会有很多,但是第一条规则中的目标将被确立为
最终的目标。如果第一条规则中的目标有很多个,那么,第一个目标会成为最终的目标。make
所完成的也就是这个目标。
command 是命令行,如果其不与“target:prerequisites”在一行,那么,必须以[Tab
键]开头,如果和 prerequisites 在一行,那么可以用分号做为分隔。
如果命令太长,你可以使用反斜框(‘\’)作为换行符。make 对一行上有多少个字符
没有限制。规则告诉 make 两件事,文件的依赖关系和如何成成目标文件。
一般来说,make 会以 UNIX 的标准 Shell,也就是/bin/sh 来执行命令。

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系QQ:729038198,我们将在24小时内删除。