数字电路与逻辑设计试题与答案(word版可编辑修改)
编辑整理:
尊敬的读者朋友们:
这里是精品文档编辑中心,本文档内容是由我和我的同事精心编辑整理后发布的,发布之前我们对文中内容进行仔细校对,但是难免会有疏漏的地方,但是任然希望(数字电路与逻辑设计试题与答案(word版可编辑修改))的内容能够给您的工作和学习带来便利。同时也真诚的希望收到您的建议和反馈,这将是我们进步的源泉,前进的动力。
本文可编辑可修改,如果觉得对您有帮助请收藏以便随时查阅,最后祝您生活愉快 业绩进步,以下为数字电路与逻辑设计试题与答案(word版可编辑修改)的全部内容。
数字电路与逻辑设计(1)
班级 学号 姓名 成绩
一.单项选择题(每题1分,共10分)
1.表示任意两位无符号十进制数需要( )二进制数.
A.6 B.7 C.8 D.9
2.余3码10001000对应的2421码为( )。
A.01010101 B.10000101 C。10111011 D.11101011
3.补码1.1000的真值是( )。
姓名代码转换器百度A. +1.0111 B。 -1。0111 C. —0.1001 D. -0. 1000
4.标准或—与式是由( )构成的逻辑表达式。
A.与项相或 B. 最小项相或 C。 最大项相与 D。或项相与
5。根据反演规则,的反函数为( ).
A. B.
C。 D.
6.下列四种类型的逻辑门中,可以用( )实现三种基本运算。
A。 与门 B. 或门
C. 非门 D. 与非门
7. 将D触发器改造成T触发器,图1所示电路中的虚线框内应是( )。
图1
A。 或非门 B。 与非门 C. 异或门 D. 同或门
8.实现两个四位二进制数相乘的组合电路,应有( )个输出函数.
A. 8 B. 9 C. 10 D。 11
9.要使JK触发器在时钟作用下的次态与现态相反,JK端取值应为( ).
A.JK=00 B。 JK=01 C. JK=10 D。 JK=11
10.设计一个四位二进制码的奇偶位发生器(假定采用偶检验码),需要( )个异或门。
版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系QQ:729038198,我们将在24小时内删除。
发表评论