数字电路与逻辑设计(1)
班级 学号 姓名 成绩
一.单项选择题(每题1分,共10分)
1.表示任意两位无符号十进制数需要( )二进制数。
A.6 B.7 C.8 D.9
2.余3码10001000对应的2421码为( )。
A.01010101 B.10000101 C.10111011 D.11101011
3.补码1.1000的真值是( )。
A. +1.0111 B. -1.0111 C. -0.1001 D. -0. 1000
4.标准或-与式是由( )构成的逻辑表达式。
A.与项相或 B. 最小项相或 C. 最大项相与 D.或项相与
5.根据反演规则,的反函数为( )。
A. B.
C. D.
6.下列四种类型的逻辑门中,可以用( )实现三种基本运算。
A. 与门 B. 或门
C. 非门 D. 与非门
7. 将D触发器改造成T触发器,图1所示电路中的虚线框内应是( )。
图1
A. 或非门 B. 与非门 C. 异或门 D. 同或门
8.实现两个四位二进制数相乘的组合电路,应有( )个输出函数。
A. 8 B. 9 C. 10 D. 11
9.要使JK触发器在时钟作用下的次态与现态相反,JK端取值应为( )。
A.JK=00 B. JK=01 C. JK=10 D. JK=11
10.设计一个四位二进制码的奇偶位发生器(假定采用偶检验码),需要( )个异或门。
A.2 B. 3 C. 4 D. 5
二.判断题(判断各题正误,正确的在括号内记“∨”,错误的在括号内记“×”,并在划线处改正。每题2分,共10分)
1.原码和补码均可实现将减法运算转化为加法运算。 ( )
2.逻辑函数则。 ( )
3.化简完全确定状态表时,最大等效类的数目即最简状态表中的状态数目。( )
4.并行加法器采用先行进位(并行进位)的目的是简化电路结构。 ( )
5. 图2所示是一个具有两条反馈回路的电平异步时序逻辑电路。 ( )
图2
三.多项选择题(从各题的四个备选答案中选出两个或两个以上正确答案,并将其代号填写在题后的括号内,每题2分,共10分)
1.小数“0”的反码形式有( )。
A.0.0……0 ; B.1.0……0 ;
C.0.1……1 ; D.1.1……1
2.逻辑函数F=A⊕B和G=A⊙B满足关系( )。
姓名代码转换器百度A. B. C. D.
3. 若逻辑函数则F和G相“与”的结果是( )。
A. B. 1 C. D.
4.设两输入或非门的输入为x和y,输出为z ,当z为低电平时,有( )。
A.x和y同为高电平 ; B. x为高电平,y为低电平 ;
C.x为低电平,y为高电平 ; D. x和y同为低电平.
5.组合逻辑电路的输出与输入的关系可用( )描述。
A.真值表 B. 流程表
C.逻辑表达式 D. 状态图
四. 函数化简题(10分)
1.用代数法求函数 的最简“与-或”表达式。(4分)
版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系QQ:729038198,我们将在24小时内删除。
发表评论