软件设计师模拟题第二套
●假设高速缓存Cache工作速度为主存的5倍,且Cache被访问命中的概率为90%,则采用Cache后,能使整个存储系统获得加速比Sp为 (1) 。
(1) A.3.57
B.5
C.4.21
D.5.17
●某工作站采用时钟频率f为15MHz,处理速率为10MIP/S的处理机来执行一个已知混合程序。假定每次存储器存取为1周期延迟,此计算机的有效CPI是 (2) ,假定将处理机的时钟频率f提高到30MHz,但存储器子系统速率不变。这样,每次存储器存取需要两个时钟周期,如果30%指令每条只需要一次存储存取,而另外5%每条需要两次存储存取,还假定已知混合程序的指令数不变,并与原工作站兼容,则改进后的处理机性能 (3) 。
(2) A.3
B.1.6
C.0.725
D.1.5
(3) A.不变
B.提高
C.降低
D.无法确定
●计算机中常用的一种检错码是CRC,即 (4) 码。在进行编码过程中要使用 (5) 运算。假设使用的生成多项式是G(x)=x4+x3+x+1。原始报文为11001010101,则编码后的报文为 (6) 。CRC码 (7) 的说法是正确的。在无线电通信中采用7中取3定比码,它规定码字长为7位,并且其中总有且仅有3个"1",则编码效率为 (8) 。
(4) A.水平垂直奇偶校检
B.循环求和
C.循环冗余
D.正比率
(5) A.模二除法
B.定点二进制除法
C.二-十进制除法
D.循环移位法
(6) A.1100101010111
B.110010*********
C.110010*********00
D.110010*********
(7) A.可纠正一位差错
B.可检测所有偶数位错
C.可检测所有小于校验位长度的突发错
D.可检测所有等于、小于校验位长度的突发错
(8) A.3/7
pascal是系统软件吗
版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系QQ:729038198,我们将在24小时内删除。
发表评论