编号 | 题目 | 答案 | ||
1 | 补码11110110代表的十进制负数是( )。 | A | ||
A:-10 B:8 C:14 D:-12 | ||||
2 | 电子计算机中运算器和控制器合称为( )。 | A | ||
A:CPU B:ALU C:主机 D:EMC | ||||
3 | CPU响应中断的时间是()。 | A | ||
A:一条指令结束 | ||||
B:外设提出中断 | ||||
C:取指周期结束 | ||||
D:取指周期开始 | ||||
4 | 8237A用存作储器与存储器之间的传送时,从源地址中读出的数据通过( )送到的地址单元中去。 | C | ||
A:CPU的通用寄存器 | ||||
B:8237A中的读写缓冲器 | ||||
C:8237A的暂存器 | ||||
D:8237A中的现行字节寄存器 | ||||
5 | 将十进制数35转换成二进制数是:( )。 | A | ||
A:100011 B:100111 C:111001 D:110001 | ||||
6 | 在8086CPU中,对时钟周期、指令周期和总线周期的长短排序,正确的是( )。 | D | ||
A:当前正在执行的指令与数据都必须存在主存储器内,否则处理器不能进行处理 | ||||
B:总线周期>指令周期>时钟周期 | ||||
C:时钟周期>指令周期>总线周期 | ||||
D:指令周期>总线周期>时钟周期 | ||||
7 | 完整的计算机系统应包括( )。 | D | ||
A:运算器,存贮器,控制器 | ||||
B:外部设备和主机 | ||||
C:主机和实用程序 | ||||
D:配套的硬件设备和软件系统 | ||||
8 | 将累加器AX的内容清零的正确指令是( )。 | B | ||
A、AND AX,FFH B、XOR AX,AX | ||||
C、SBC AX,AX D、CMP AX,AX | ||||
9 | 已知(SP)=1310H,执行IRET指令后(SP)为( )。 | |||
A:1304H | ||||
B:1314H | ||||
C:1312H | ||||
D:1316H | ||||
10 | 下列哪条指令是正确的?( )。 | C | ||
A、MOV DX,0200H | ||||
B、MOV AX,[SI][DI] | ||||
C、MOV BP,AX | ||||
D、MOV BYTE PTR[BX],1000 | ||||
11 | 指令LEA BX,TAB执行后,其结果是( )。 | C | ||
A、将TAB中内容送BX B、将TAB的段基址送BX | ||||
C、将TAB的偏移地址送BX D、将TAB所指的存储单元的内容送BX | ||||
12 | 对于下列程序段可用指令( )完成相同功能。 | B | ||
AGAIN:MOV ES:[DI],AL | ||||
INC DI | ||||
LOOP AGAIN | ||||
A、REP MOVSB B、REP STOSB C、REP LODSB D、REPE SCASB | ||||
13 | 当AH=0FH时,下列指令组不能转到NEXT的是( )。 | B | ||
A、XOR AH,0FH B、TEST AH,0FH | ||||
JZ NEXT JZ NEXT | ||||
C、CMP AH,0FH D、SUB AH,0FH | ||||
JZ NEXT JZ NEXT | ||||
14 | 在虚拟存储器中,当程序正在执行时,()完成地址映射。 | D | ||
A:程序员 B:编译器 C:装入程序 D:操作系统 | ||||
15 | B | |||
A:ROM和SRAM | ||||
B:DRAM和SRAM | ||||
C:ROM和DRAM | ||||
D:ROM和CD-ROM | ||||
16 | 在计算机的专业术语中,ROM表示( )。 | C | ||
| ||||
17 | 8086在执行IN AL,32H指令时, 和 的状态为( )。 | C | ||
A、1,0 B、1,1 | ||||
C、0,0 D、0,1 | ||||
18 | IBM PC微机中将内存分为若干个逻辑段,每个段的容量为( )。 | D | ||
A、等于64K B、小于64K | ||||
C、大于等于64K D、小于等于64K | ||||
19 | 在数据传送过程中,数据由串行变为并行,或由并行变为串行,这种转换是通过接口电路中的()实现的。 | B | ||
A:数据寄存器 B:移位寄存器 C:锁存器 D:存储器 | ||||
20 | 传送数据时,占用CPU时间最长的传送方式是( )。 | A | ||
A:查询 B:中断 C:DMA D:IOP | ||||
21 | 执行下面的程序段后,AL中的内容是( )。 | D | ||
BUF DW 1234H,5678H,0001H | ||||
MOV BX,OFFSET BUF | ||||
MOV AL,2 | ||||
XLAT | ||||
A:12H B:34H C:56H D:78H | ||||
22 | 指令MOV NEXT+16,AX采用的寻址方式是( )。 | C | ||
A、立即寻址 B、寄存器间址 C、直接寻址 D、寄存器相对寻址 | ||||
23 | 运算型指令的寻址和转移型指令的寻址,其不同点在于:( )。 | A | ||
A:前者取操作数,后者决定程序的转移地址 | ||||
B:后者取操作数,前者决定程序的转移地址 | ||||
C:两者都是取操作数 | ||||
D:两者都是决定程序的转移地址 | ||||
24 | 指定起始地址偏移量的伪指令是( )。 | C | ||
A、PROC B、OFFSET C、ORG D、PAGE | ||||
25 | I/O端口的独立编址方式特点有( )。 | B | ||
A、地址码较长 B、需专用的I/O指令 | ||||
C、只需存储器取指令 D、译码电路较简单 | ||||
26 | 下列不合法的标号是( )。 | A | ||
A、AAA B、LOP C、NEXT D、M1 | ||||
27 | 在DMA方式下,CPU与总线的关系是( ). | C | ||
A:只能控制数据总线 | ||||
B:只能控制地址总线 | ||||
C:成隔离状态 | ||||
D:成短接状态 | ||||
28 | CPU中程序计数器(PC)里存放的是( )。 | B | ||
A:指令 B:指令地址 C:操作数 D:操作数地址 | ||||
29 | 从存储器中读出或向存储器中写入一个信息所需要的时间称为( )。 | B | ||
A:等待时间 B:存取周期 C:查时间 D:寄存器 | ||||
30 | 下列4个无符号数,其中最小的是( )。 | D | ||
A、50D B、52Q C、2BH D、101001B | ||||
31 | 十进制无符号数7.5用二进制表示应该是( )。 | A | ||
A、0111.1000B B、0111.0101B C、0111.1111B D、0111.0111B | ||||
32 | 8位二进制补码表示的带符号数10000000B及11111111B的十进制数值分别是( )。 | D | ||
A、128和255 B、128和-1 C、-128和255 D、-128和-1 | ||||
33 | 内存某字节单元中存放的二进制代码为94H,若将它看作是一个压缩的BCD码,则对应的数为( )。 | D | ||
A、148 B、-20 C、-108 D、94 | ||||
34 | 8086CPU中用于中断请求输入的引脚信号是( )。 | A | ||
A、INTR和NMI B、INT和NMI C、INTR和INTA D、INTE和INET | ||||
35 | 关于半导体存储器说法正确的是( )。 | D | ||
A、只读存储器的内容可以被改写 | ||||
B、静态储存器是指内容不变化的存储器 | ||||
C、对动态存储器的读是破坏性读,因此读完后要进行写回 | ||||
D、静态存储器所用元件比动态存储器的多 | ||||
36 | 8086的存储器寻址方式计算的是( )。 | D | ||
A.存储器的物理地址 B.存储器的逻辑地址 | ||||
C.存储器的段基址 D.存储器的有效地址 | ||||
37 | 关于分时复用的总线,说法不正确的是( )。 | D | ||
A、采用分时复用的地址数据总线可以有效减少芯片的引脚数 | ||||
B、分时复用的地址数据总线上的地址信号必须锁存 | ||||
C、为使用分时复用的地址数据总线,CPU必须提供ALE信号 | ||||
D、8086中只有分时复用的地址数据总线 | ||||
38 | 关于BCD数说法正确的是( )。 | B | ||
A、BCD数53H代表十进制数83 | ||||
B、6EH不是合法的BCD数 | ||||
C、在汇编语言中BCD数的加法运算与二制数没有区别 | ||||
D、压缩的BCD数用8位表示一个BCD数 | ||||
39 | 8086的20位地址总线是( )形成的。 | C | ||
A、由段基地与偏移量直接相加 B、段基址右移4位后与偏移量相加 | ||||
C、段基址左移4位后与偏移量相加 D、段基址乘以2后与偏移量相加 | ||||
40 | 为使工作在一般完全嵌套方式的8259A中断控制器能接受下一个中断请求,在中断服务程序结束处应( )。 | C | ||
A、直接执行IRET指令 B、先执行POP指令 | ||||
C、发送普通EOI指令 D、不用任何处理,8259会自动进行有关处理 | ||||
41 | 在8086系统中,规定内存中地址( )的内存单元存放中断服务程序入口地址(中断向量),称为中断向量表。 | A | ||
A、00000H–003FFH B、80000H–803FFFH | ||||
C、7F000H–7F3FFH D、FFC00H–FFFFFH | ||||
42 | 中断自动结束方式是自动将8259A( )相应位清零。 | A | ||
A、ISR B、 IMR C、IRR D、ICW | ||||
43 | 当有如下中断请求时,微处理器执行完当前指令后,优先响应( )。 | B | ||
A.INT0 B.NMI C.INTR D.单步中断 | ||||
44 | 中断类型码为8的中断服务程序入口地址放在内存地址为( )开始的4个单元中。 | D | ||
A.8 B.0 C.32H D.32 | ||||
45 | 当INTEL 8253可编程计时器/计数器的RW1、RW0定为11时,写入计数值时的顺序为( )。 | C | ||
A、先写高8位,再写低8位 B、16位同时写入 | ||||
C、先写低8位,再写高8位 D、只写高8位,低8位自动写入 | ||||
46 | 设异步传输时,每个字符对应1个起始位,7个信息位,1个奇偶校验位和1个停止位,如果波特率为9600b/s,则每秒钟传输的最大字符数为( )。 | C | ||
A.9600 B.96 C.960 D. 1200 | ||||
47 | 在数据传送的控制方式中,( )对处理器的依赖最小。 | D | ||
A、DMA传送 B、查询传送 C、中断传送 D、IO处理机传送 | ||||
48 | 在查询传送方式中,CPU要对外设进行读出或写入操作前,必须先对外设( )。 | B | ||
A、发控制命令 B、进行状态检测 | ||||
C、发I/O端口地址 D、发读/写命令 | ||||
49 | 总线是微处理器、内存储器和I/O接口之间相互交换信息的公共通路。总线中的控制总线是( )的信息通道。 | D | ||
A、微处理器向内存储器传送的命令信号 B、外界向微处理器传送的状态信号 | ||||
C、A、微处理器向I/O接口传送的命令信号 D、以上A、B、C都正确 | ||||
50 | 总线的宽度用数据总线的条数来表示,其单位是( )。 | A | ||
A、位 B、字节 C、字 D、双字 | ||||
51 | 当8255A的PC4~PC7全部为输出线时,表明8255A的A端口工作方式是( )。 | A | ||
A、方式0 B、方式1 C、方式2 D、任何方式 | ||||
52 | 8位D/A转换器的分辩率能给出满量程电压的( )。 | D | ||
A、1/8 B、1/16 | ||||
C、1/32 D、1/256 | ||||
53 |
| D | ||
A、 =0 =0 B、 =0 =1 | ||||
C、 =1 =1 D、 =1 =0 | ||||
54 | 使用2K×8芯片构成32KB存储区共需要( )。 | B | ||
A、8片 B、16片 C、32片 D、64片 | ||||
55 | 下列4条叙述中,属于RAM特点的是( )。 | A | ||
A、可随机读写数据,断电后数据全部丢失 | ||||
B、可随机读写数据,断电后数据不会丢失 | ||||
C、只能顺序读写数据,断电后数据部分丢失 | ||||
D、只能顺序读写数据,断电后数据全部丢失 | ||||
56 | 8255A具有方式1的端口有( )。 | A | ||
A、端口A和端口B B、端口B和端口C | ||||
C、端口C D、端口A和端口C | ||||
57 | 对8255A的端口A工作在方式1输入时,C口的( )一定为空闲的。 | C | ||
A、PC4,PC6 B、PC2,PC3 C、PC6,PC7 D、PC5,PC6 | ||||
58 | 对8255的C口D4位置1的控制字为( )。 | B | ||
A、00000110B B、00001001B C、00000100B D、00000101B | ||||
59 | 8255A工作在方式1的输出时, | C | ||
| ||||
A、输入缓冲器满信号 B、输入缓冲器空信号 | ||||
C、输出缓冲器满信号 D、输出缓冲器空信号 | ||||
60 | 8255A的PA口工作在方式2,PB口工作在方式1时,其PC端口( )。 | D | ||
A、用作两个4位I/O端口 | ||||
B、部分引脚作联络,部分引脚作I/O | ||||
C、作8位I/O端口,引脚都为I/O线 | ||||
D、全部引脚均作联络信号 | ||||
61 | 8255A的( )一般用作控制或状态信息传输。 | C | ||
A、端口A B、端口B C、端口C D、端口C的上半部分 | ||||
62 | 若采用8255A的PA口输出控制一个七段LED显示器,8255A的A口应工作于( )。 | A | ||
A、方式0 B、方式1 | ||||
C、方式2 D、以上3种中的任一方式 | ||||
63 | 8255A有三种方式可供选择,其中方式2双向选通输入/输出数据传送,仅限于( )。 | A | ||
A、端口A B、端口B C、C口的高四位 D、C口的低四位 | ||||
64 | 8255A芯片具有( )个端口。 | B | ||
A、2 B、3 C、4 D、5 | ||||
65 | 在异步串行通信中,使用波特率来表示数据的传送速率,它是指( )。 | A | ||
A、每秒钟传送的二进制位数 B、每分钟传送的字节数 | ||||
C、每秒钟传送的字符数 D、每秒钟传送的字节数 | ||||
66 | 串行接口器件8251A( )。 | D | ||
A、只能作异步传送 B、只能作同步传送 | ||||
C、可作并行传送 D、A和B均可 | ||||
67 | 8251A芯片复位后首先写入的应是( )。 | A | ||
A、方式控制字 B、状态字 C、命令控制字 D、同步字符 | ||||
68 | 当8251方式指令字的D1D0=11,TXC、RXC的频率为19.2KHz,则相应产生的异步数据率为( )。 | D | ||
A、240 B、120 C、450 D、300 | ||||
69 | 若传送率为1200,波特率因子n=16,则收、发时钟(RxC.TxC)的频率为( )。 | B | ||
A、1MHz B、19.2KHz C、20KHz D、2400Hz | ||||
70 | 在数据传输率相同的情况下,同步字符传输的速度要高于异步字符传输,其原因是( )。 | D | ||
A、字符间无间隔 B、双方通信同步 | ||||
C、发生错误的概率少 D、附加的辅助信息总量少 | ||||
71 | 8251A状态寄存器有三个出错标志,下列不是其出错标志的是( )。 | B | ||
A、PE B、AF C、OE D、FE | ||||
72 | 串行异步通信的停止位不可以为( )。 | D | ||
A、1位 B、1.5位 C、2位 D、3位 | ||||
73 | 8253方式3的计数初值为偶数时OUT端将输出( )的方波。 | C | ||
A、近似对称 B、部分对称 C、对称 D、不对称 | ||||
74 | 8253方式2能产生( )的定时信号。 | A | ||
A、周期性 B、间断性 C、连续性 D、重复性 | ||||
75 | 8253的三个计数器中每一个都有三条信号线,其中CLK是指( )。 | A | ||
A、定时计数脉冲输入 B、输出信号 | ||||
C、选通输入 D、门控制输入 | ||||
76 | 写入8259A芯片的操作命令字OCW1是FEH,则没有被屏蔽的中断源是( )。 | A | ||
A、IR0 B、IR1 C、IR2 D、IR3 | ||||
77 | PC/XT机中若对从片8259A写入的ICW2是70H,则该8259A芯片的IRQ5的中断矢量存储的地址是( )。 | D | ||
A、75H B、300H C、280H D、1D4H | ||||
78 | 3片8259A级联起来,可管理( )级中断。 | C | ||
A、24 B、23 C、22 D、21 | ||||
79 | 若8259A工作在优先级自动循环方式,则IRQ4的中断请求被响应并且服务完毕后,优先权最高的中断源是( )。 | B | ||
A、IRQ3 B、IRQ5 C、IRQ0 D、IRQ4 | ||||
80 | CPU响应中断请求和响应DMA请求的本质区别是( )。 | B | ||
A、中断响应靠软件实现 | ||||
B、响应中断时CPU仍然能控制总线,而响应DMA请求时,CPU要让出总线 | ||||
C、速度慢 | ||||
D、控制简单 | ||||
81 | 设置特殊屏蔽方式的目的是( )。 | C | ||
A、屏蔽低级中断 B、响应高级中断 | ||||
C、响应低级中断 D、响应同级中断 | ||||
82 | CPU在响应INTR请求时,不包括的条件有( )。 | D | ||
A、IF=1 B、指令周期结束 C、无NMI请求 D、TF=1 | ||||
83 | 8086/8088的中断是向量中断,其中断服务程序的入口地址由( )提供。 | D | ||
A、外设中断源 B、以中断控制器读回中断类型号左移2位 | ||||
C、CPU的中断逻辑电路 D、由中断类型号指向的中断向量表中读出 | ||||
84 | “INT n”指令中断是( )。 | D | ||
A、通过软件调用的内部中断 B、由系统断电引起的 | ||||
C、由外部设备请求产生 D、可用IF标志位屏蔽的 | ||||
85 | 在DMA方式下,将内存数据传送到外设的路径是( )。 | A | ||
A、CPU→DMAC→外设 B、内存→数据总线→外设 | ||||
C、内存→CPU→总线→外设 D、内存→DMAC→数据总线→外设 | ||||
86 | CPU在数据线上传输的信息不可能是( )。 | D | ||
A、数据 B、状态 C、命令 D、模拟量 | ||||
87 | 8086/8088CPU状态标志寄存器中IF=1时,表示( )。 | C | ||
A、CPU可以响应非屏蔽中断 B、CPU可以响应内部中断 | ||||
C、CPU可以响应可屏蔽中断 D、CPU禁止响应可屏蔽中断 | ||||
88 | 8086/8088CPU指令队列的作用是( )。 | C | ||
A、暂存操作数 B、暂存操作数地址 C、暂存预取指令 D、暂存指令地址 | ||||
89 | 8086/8088微处理器的一个典型总线周期需要( )个T状态。 | D | ||
A、1 B、2 C、3 D、4 | ||||
90 | 8086/8088可寻址访问的最大I/O空间为( ) | D | ||
A、16K B、64K C、640K D、1M | ||||
91 | 伪指令VAR DD ?将在内存预留的存储空间是( )。 | C | ||
A、1字节 B、2字节 C、4字节 D、6字节 | ||||
92 | 下列描述中正确的一项是( )。 | C | ||
A、指令语句和伪指令语句都能经汇编翻译成机器代码 | ||||
B、指令语句和伪指令语句都可以执行语句 | ||||
C、汇编语句包括指令语句、伪指令语句和宏指令语句 | ||||
D、汇编语言是只由指令语句构成 | ||||
93 | 若要检查BX寄存器中的第12位是否为1,应该用( )指令。 | B | ||
A、OR BX,1000H B、TEST BX,10000H | ||||
JNZ NO JNZ YES | ||||
C、XOR BX,1000H D、AND BX,1000H | ||||
JZ YES JNZ YES | ||||
94 | 8086CPU中指示下条指令有效地址的指示器是( )。 | A | ||
A、IP B、SP C、BP D、SI | ||||
95 | 8086最大工作模式的特点是( )。 | C | ||
A、M/IO引脚可直接引用 B、由编程进行模式设定 | ||||
C、需要总线控制器8288 D、适用于单一处理机系统 | ||||
96 | 最小工作模式的特点是( )。 | A | ||
A、CPU提供全部的控制信号 B、由编程进行模式设定 | ||||
C、不需要用8286收发器 D、需要总线控制器8288 | ||||
97 | 8086CPU有两种工作模式,即最小工作模式和最大工作模式,它由( )决定。 | B | ||
A、 | ||||
| ||||
C、 | ||||
D、HOLD | ||||
98 | 8086/8088的存储器可以寻址1MB空间,在对I/O进行访问时,20位地址中只有( )有效。 | C | ||
A、高 16位 B、高8位 C、低16位 D、低8位 | ||||
99 | CPU响应单个可屏蔽中断的条件是( )。 | D | ||
A、CPU开中断 | ||||
B、外设有中断请求 | ||||
C、外设中断请求信号不屏蔽 | ||||
D、同时满足上述A、B、C要求,且正在执行的指令执行完毕 | ||||
100 | 假设(SS)=2000H,(SP)=0012H,(AX)=2213H,执行PUSH AX后,( )=22H。 | C | ||
A、20014H B、20011H C、20010H D、2000FH | ||||
1 | 8086CPU中断系统有_ ___种中断类型码,中断类型码与对应的矢量地址换算公式为 。 | 256 n*4 | ||
2 | I/O端口有 和 两种编址方法。 | 独立编址 存储器映像(统一编址) | ||
3 | 根据功能,8086的标志位可分为 标志和 标志。 | 状态、 补码的最小负数控制 | ||
4 | 数据段中有以下定义: | 立即数 、直接寻址 | ||
ARRAY1 EQU 16H | ||||
ARRAY2 DW 16H | ||||
请指出下面两条指令的寻址方式: | ||||
MOV AX,ARRAY1;寻址方式: | ||||
MOV AX,ARRAY2;寻址地址: | ||||
5 | 假设(DS)=2000H,(BX)=1256H,(SI)=528FH,位移量TABLE=20A1H,(232F7H)=3280H,(264E5H)=2450H,则 | 1056H 、 3280H | ||
执行指令JMP BX后,(IP)= ; | ||||
执行指令JMP TABLE[BX]{SI}后,(IP)= ; | ||||
6 | 可屏蔽中断从CPU的 引脚进入,只有当中断允许标志IF为 时,该中断才能得到响应。 | INTR、1 | ||
7 | 机器指令由 和 两部分组成。 | 操作码 、操作数 | ||
8 | 8086的数据总线和地址总线分别是 和 位。 | 16 、 20 | ||
9 | x86系列结构微处器有两种主要的工作方式是 和 | 实地址 保护虚地址 | ||
10 | 当端口地址 ,长格式的I/O指令不能实现对端口的寻址,必须先把端口号放在 中,类似于寄存器间接寻址。 | 大于或等于256, DX | ||
11 | 计算机硬件由_______、_______、存储器、输入设备和输出设备五大部件组成。 | 运算器 控制器 | ||
12 | 8086堆栈操作应满足 原则;指令队列应满足 原则。 | 先进后出 先进先出 | ||
13 | 要组成容量为4K*8位的存储器,需要_____片4K*1位的静态RAM芯片并联,或者需要___片1K*8位的静态RAM芯片串联 | 8 4 | ||
14 | I/O外设与存储器交换数据的方式常有查询方式、 、_________等三种 | 中断方式、DMA | ||
15 | 一片8255A端口A有 种工作方式,端口B有 种工作方式。 | 3 2 | ||
16 | Intel 8253是常用的计数器定时器接口芯片,一片8253芯片有 个独立的计数器,8253一共有 种工作方式 | 3 6 | ||
17 | 8086有两类中断,分别是 和 。 | 软件中断 硬件中断 | ||
18 | 软件通常分为 和 两大类。 | 系统软件 应用软件 | ||
19 | 一个外设往往具有 、 和数据端口。 | 状态、控制 | ||
20 | CPU用 和 指令对I/O端口直接访问。 | IN、OUT | ||
21 | DMA控制器8237A的优先级方式有两种: 优先级和 优先级。 | 固定 自动循环 | ||
22 | 8259A的中断触发方式有 和 两种。 | 电平触发方式 边沿触发方式 | ||
23 | 在串行通信中,数据通常是在两个站(如终端和微机)之间进行传送,按照数据流的方向可以分成三种基本的传送方式: 、 和单工。 | 全双工 半双工 | ||
24 | 二进制数11101001,若为无符号数,其十进制数值是( ); 若为补码表示的有符号数,其十进制数值是( )。 | 233 、-23 | ||
25 | 若AX=9012H,BX=8912H,则SUB AX,BX指令执行后: AX=( ), | 100H、0000H | ||
SF,ZF,CF,OF=( , , , )。 | ||||
26 | 中断类型号为1的中断矢量存储在地址( )至( )处,共4个单元。 | 04H、07H | ||
27 | 8086CPU从内部功能上可分为( )和( )两个独立的功能部件。 | BIU(总线接口单元)、EU(执行单元) | ||
28 | 以BX基址寻址,约定的段寄存器是( ),以BP基址寻址,约定的段寄存器是( )。 | DS SS | ||
29 | SP总是指向栈顶,若原先SP=2000H,SS=2000H,问CPU执行指令PUSH AX后,AL内容压入物理地址为( )存储单元中,AH内容压入物理地址为 | 21FFEH 21FFFH | ||
( )存储单元中。 | ||||
30 | 根据所连接的存储器和外设的规模,8086CPU可有( )和( )两种不同的组态。 | 最小组态 最大组态 | ||
31 | CPU访问存储器进行读写操作时,通常在( )状态去检测READY ,一旦检测到READY无效,就在其后插入一个( )周期。 | T3 Tw | ||
32 | 存储器芯片内的地址译码有( )和( )两种方式。 | 单译码方式 双译码方式 | ||
33 | CPU与外设信息交换的基本通信方式有( )和( )两种通信方式。 | 串行通信方式 并行通信方式 | ||
34 | CPU在执行IN AL,DX指令时,IO/M引脚为( )电平,RD为( )电平。 | 高 低 | ||
35 | 8259A有( )个方式选择控制字和( )个操作命令字。 | 4个 3个 | ||
36 | 在串行通信中,有两种最基本的通信方式是( )和( )。 | 同步 异步 | ||
37 | 调制和解调各自的含义分别指的是 | 把数字信号转换成模拟信号 把模拟信号转换成数字信号 | ||
和 。 | ||||
38 | 串行通信的校验方法主要有( )和( )。 | 硬件奇偶 软件奇偶 | ||
39 | 在8255A中,OBF信号和IBF信号的含义分别是( )和( )。 | 输出缓冲器满 输入缓冲器满 | ||
40 | 如果8253的计数器0的端口地址为0EAH,那么计数器2和控制寄存器的端口地址为( )和( )。 | 0ECH 0EDH | ||
41 | 外部中断有( )和( )两种。 | 可屏蔽中断 非屏蔽中断 | ||
42 | 在8259A中有中断请求寄存器和( )和( )三种寄存器。 | 中断服务寄存器 中断屏蔽寄存器 | ||
43 | 在8259A中中断结束命令的方法有( )和( )两种。 | 自动中断结束 非自动中断结束 | ||
44 | 8237的DMA传送有单字节、数据块、( )和( )四种方式。 | 请求 级连 | ||
45 | 8237的DMA传送有请求、 级连、( )和( )四种方式。 | 单字节、数据块 | ||
46 | 8237两种主要的工作周期是( )和( )周期。 | 有效 空闲 | ||
47 | 在8237的编程步骤中,需要写入命令寄存器、( )和( )等。 | 模式寄存器 屏蔽寄存器(请求寄存器) | ||
48 | 微机的存储器系统由( )和( )及辅助存储器三级构成。 | CACHE 主存 | ||
49 | RAM和ROM的意义分别是( )和( )。 | 随机存取存储器 只读存储器 | ||
50 | 当8086CPU工作在最大组态,信号GT和信号BHE的含义分别是( )和( )。 | 允许 高8位数据有效 | ||
51 | 每条指令的执行有取指令、( )和( )构成。 | 译码 执行 | ||
52 | 最小的周期是时钟周期,还有两类周期是( )和( )周期。 | 总线 指令 | ||
53 | 用于计算机系统各插件板之间的总线是( ),而一台单板机或插件板内的总线是( )。 | 系统总线(内总线) 片总线 | ||
54 | PCI总线和USB总线的意义分别是( )和( )。 | 外部设备互连 通用串行总线 | ||
55 | 在汇编语言程序中,需要程序员给定的段寄存器是( )和( )。 | 数据段 附加段 | ||
56 | 在汇编语言程序中,字节乘法和字乘法的结果分别放在寄存器( )和( )中。 | AX DX:AX | ||
57 | 在汇编语言程序中,字节除法和字除法的被除数分别放在寄存器( )和( )中。 | AX DX:AX | ||
58 | 汉字编码分为( )和( )、交换码及输出码。 | 外部码 内部码 | ||
59 | CPU正在执行的指令地址由寄存器( )和( )中内容决定。 | CS IP | ||
60 | 在8253中,GATE信号为( )或( )时允许计数。 | 上升沿 高 | ||
版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系QQ:729038198,我们将在24小时内删除。
发表评论