专利名称:Method and apparatus for performing
vector bit inversion
发明人:コーベル、ジーザス,ウルド-アハメド-ヴァル、
register forエルムスタファ,バレンタイン、ロバート,チャー
ニー、マーク ジェイ.
申请号:JP2017527326
申请日:20151123
公开号:JP2018500654A
公开日:
20180111
专利内容由知识产权出版社提供
专利附图:
摘要: Apparatus and method for performing vector bit inversion. For example, one embodiment of a processor comprises a source vector register for storing a plurality of source bit groups, wherein the size of the plurality of source bit groups is specified by an immediate value of the instruction, a source vector register, A vector bit inversion logic
for determining the size of a group of bits from said vector bit inversion logic and inverting the position of adjacent bit groups in said source vector register accordingly to generate a set of inverted bit groups; And a destination vector register for storing the bit group.
申请人:インテル・コーポレーション
地址:アメリカ合衆国 95054 カリフォルニア州・サンタクララ・ミッション カレッジ
ブーレバード・2200
国籍:US
代理人:龍華国際特許業務法人
更多信息请下载全文后查看

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系QQ:729038198,我们将在24小时内删除。