Process training
Integration Engineer Common Questionnaire and Answer collection
半导体工艺制程100问
from microe.info
1 為何需要Start Oxide? 3
2 為何需要Zero layer? Laser Mark? 3
3 目前常用的晶片阻值為何? 換算成濃度值多少? 4
4 矽原子的Lattice constant為何? 換算成表面濃度, 體積濃度各是多少? 4
5  Well製程影響那些元件特性?
6 從0.5um至0.18um製程, Well部分的製程改變為何? 其原因何在?
7 何謂LOCOS? Typical process flow? 6
8 何謂STI? Typical process flow? 6
9 STI對IC製程有何影響? 可控制因子有哪些? 7
10 何謂ODR? 對產品有何影響? 8
11 ODR pattern density對STI CMP有何影響? 8
12 B-Clean的目的為何? 目前共有幾種B-Clean recipe存在FAB內? 個別的目的有何 不同?
13 何謂Epi-Wafer? 對產品有何影響?
14 SiN CVD dep時爐管各部分的溫度別控制在什麼範圍? 為什麼如此?
15 STI蝕刻後需檢查什麼地方以確保蝕刻正常? 這些項目在密集區何疏散區有何不 同?
16 Active PHO (OD PHO)需檢查什麼以確保製程正確無誤? 這些項目和黃光製程 的什麼參數有關?
17 黃光區曝光機共有幾種機型? 他們各別有什麼任務? 試列表比較其特性? 12
18 line和DUV分別用什麼樣式的光阻? 試列表比較各光阻特性?
19 ODR光罩和OD光罩有何關係? 試畫圖解釋之.
20 總共有多少種光阻去除方式? 個別適用於何種情況?
21 去除Si3N4時, 為何要在熱磷酸之前加50:1 HF蝕刻? 此蝕刻時間太短有何影響?
22 熱磷酸對Si3N4, Oxide的蝕刻率分別是多少? 蝕刻率可控制因子為何?
23 Sacrificial oxide (SAC oxide) 的目的為何? 17
24 Vt IMP的目的為何? 對產品電性有何影響? 18
25 N-well implant打入P31, 120KeV. 請估計光阻厚度最少應有多厚? 18
26 請畫出Gate oxide程式"OGA0070A", 溫度, 氣體流量和時間的關係圖 (請自行查爐管OI)
27 Gate oxide對產品影響的參數有哪些? 試描述定量一點 19
28 寫出FN tunneling方程式, 請問0.18um Gate oxide thickness從理論計算應能承 受多少MV/cm @1pA 漏電
29 Gate oxide 成長有哪些重要考量?
30 Gate oxide 前製程B-Clean的目的為何? 其中的APM dip time會影響什麼產品參 數?
31 Gate oxide厚度如何Monitor? 其量測誤差為何? 線上如何控制厚度保持定值?
32 試畫圖說明爐管區測量控片厚度的位置. 距離晶片中心的距離分別是多少?
33 說明Gate oxide quality (integrity)如何量度? 解釋不同方法的優缺點 (Vbd, Qbd, Tbd, Do, Yield..)
34 解釋名詞, PHO proximity effect, Swing effect, Exposure latitude, Best Focus, Depth of Focus.
35 解釋名詞. Lot to lot, within lot wafer to wafer, within wafer, within field, within die uniformity. 請討論其重要次序
36 PHO Overlay shift的原因及現象有哪些? 其中有多少種可以經由給機台補償改 善?
37 PHO recipe的Focus設定值往正"+"調整後PR profile會有何影響? 往負"-"調整後 PR profile會有何影響?
tilt38 請列舉出任何一個產品的Poly光罩EBO logical operation, 並解釋其原因
39 Poly CD對產品WAT參數的影響為何? 如何決定最佳的製程CD target?
40 何謂ADI, AEI CD bias? 何謂DOS(design on silicon), DOM (design on mask)?
41 試列表說明光罩A,B,C,D,E,F,G,H grade之CD target spec, registration spec以及 Defect spec
42 Poly蝕刻程式分成幾個步驟? 各步驟的目的為何?
43 Poly蝕刻步驟如何Monitor? 試說明其Monitor項目及方法
44 為何需要在Poly蝕刻後量測產品上的殘留厚度? 此殘留厚度影響什麼產品特 性?
45 何謂Hot carrier?應如何控制或改善?
46 0.25um LOGIC的N+Gate和P+Gate的片電阻值會相差多少? 濃度相差多少?
47 何謂Depletion? 何謂Accumulation? 測Po/NW Gate oxide Vbd時Poly和NW何者 接到正電位? 為什麼?
48 試算出50A gate oxide厚度的電容值大小.
49 何謂LDD, DDD, MDD implant? 試比較他們的優缺點
50 大斜角度的Implant有何功能? 並解釋Tilt, twist和rotation動作
51 試算出"A050K300E3T00" implant件植入 Si substrate的Junction depth以及 表面濃度
52 降低Device Ioff leakage的方法有哪些?
53 S/D implant製程有什麼該注意的特性?
54 Sapcer的目的為何? 影響什麼產品特性?
55 RPO的目的為何? 影響什麼產品特性?
56 Ti silicide C54和C49相的電阻率為何? 兩者之間有何關係?
57 試寫出Ti silicide製程流程. 並說明需注意之處?
58 RTA製程如何監控? Process window如何決定?
59 試寫出NMOS在Linear region和Saturation Region時Id和Vd,Vg的關係式
60 何謂BPSG, BPTEOS?在製程上有何考量? 42
61 BPSG flow的目的為何?
62 為何Flow後在Contact PHO前需作一STD clean?
63 何謂Maragonic dry? IPA dry? Spin dry?
64 何謂PHO WEE?試寫出0.22um TM8070所有Critical Layer的WEE值
65 ILD CMP的目的為何? 需注意什麼問題?
66 ILD CMP如何做Post Clean?
67 Pre-metal dip的目的為何?
68 Contact IMP的目的為何?
69 試列表比較CVD和PVD製程的差異
70 何謂IMP Ti? Collimated Ti? 其優缺點為何?
71 如何定義Step Coverage?
72 如何定義Flow angle?
73 圖解說明Alignment Mark如何應用R29圖形解決Alignment Mark Missing問題
74 何謂CVD-TiN? PVD-TiN? 以及MOCVD-TiN, TiCl4 TiN?
75 為何W deposition又分成425C和450C兩種程式?
-----------------------------------------------continue----------------------------------------
New Integration Engineer Common Questionnaire and Answer
collection
1 為何需要Start Oxide?
Ans For zero layer PHO process, before PHO PR deposition, there need buffer oxide to isolate PR material on touch with Si. è Zero layer is designed by ASML stepper system.
Prevent the laser mark Si recast being re-deposited onto Si surface directly, because Si is hydrophobic like and these re-depo. Particle is very hard to be rinse off.
As the first HIGH temperature cycle for H-L-H denuded zone (oxygen free treatment).
Pre-set the surface cleanness condition right after Fab received the new wafer materials.
ZERO-START WAFER START (P TYPE、8-12 OHM/SQ)
START-OX BCLN1 (22220A) SPM60 / HF180 / APM420 / HPM180 / HF0
START-OX START OX (1100C;350A)
ZERO-PHO ZERO PHOTO (ALIGNMENT MASK AT 55 DEG)
ZERO-ETCH ZERO FULLY DRY ETCH (OX 350A + SI 1200A)
ZERO-ETCH RESIST STRIPPING (PSC) PARTIAL STRIP
ZERO-ETCH PR CARO’S STRIP (ETCH) SPM+APM
由上表可以很明顯地看出Start OX 的第一個功用,就是不希望為有機成分(C-H bond)的光阻直接碰觸到矽晶圓表面。在電子級的矽晶圓中,氧及碳雜質是無法完 全被移除的,一般的含量約為1016 cm-3 左右。除以固溶態(Solid solution)存在 外,也會以微析出物(Micro-precipitates)的形式存在於矽晶圓中。這些絕緣的微析 出物將會引致在空乏區(Depletion region)的電力場(Field line)彎曲,而造成局部的 電場梯
度(Field gradient)變大,因此在較低的電壓就有可能造成接面崩潰 (Junction breakdown)。另一方面碳氧雜質無論是以插入(Interstitial)或替代 (Substitutional)的方式固溶於矽晶圓中也容易變成佈植雜質(Dopant)或缺陷集中的 中心。
Start OX的另一個用途則是在WAFER START 刻雷射刻號時高功率雷射入射矽晶圓 表面引致的融渣會在START OX REMOVE後被移除,不過FAB5目前是使用Softlaser 來作刻號,並不會有這個問問題。
2 為何需要Zero layer? Laser Mark?
Ans Zero layer
ASML stepper system requires a zero mark for global alignment purpose.
For ASML 300B the overlay spec for single machine is <45nm, for mated 300B machine <75nm and for 300 to 200 machine <95nm. The overlay performance is the basic characteristic of state of art Stepper. Use zero layer global alignment mark system can help to improve the OVL performance.
(OVL 156_120)2= (OVL 156_0)2 + (OVL 120_0)2
Laser mark
Wafer identification (include Lotid, wafer ID)
Laser-mark是wafer在 FAB內身份證明,由11碼組成:
例如:
F12345-01XX
前6碼代表Lot ID
第7碼為 -
第8,9碼為Wafer ID(01~25)
第10,11碼為序號
3 目前常用的晶片阻值為何? 換算成濃度值多少?
Ans
P-type, r= 8~12Ω-cm, 10 ± 2 W-cm
查表: 8Ω-cm à 1.68e15cm-3, 10Ω-cm à 1.34e15 cm-3, 12Ω-cm à 1.11e15 cm- 3
由 resistivity and concentration, the mobility can be derived:
-------------------------------------------------------------(1)
mn, mp = electron and hole mobilities, respectively
n, p = electron and hole concentrations, respectively
Consider a resistance of length L, width W and thickness T.
The sheet resistance is :
-----------------------------------(2)
一般除SRAM產品使用n-type wafer外,LOGIC產品多是使用p-type wafer
FAB5多使用p-type wafer, sheet resistance 介於8~12 Ohm/square 之間

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系QQ:729038198,我们将在24小时内删除。