福师《EDA技术》在线作业一
一、多选题(共10 道试题,共20 分。)
1.  布局布线完成后会产生哪些文件()。
A. 芯片资源耗用的报告
B. EDIF
C. 延时网表
D. 器件编程文件
正确答案:ABCD
2.  PLD是一种半定制器件,主要包括()。
A. FPGA
编程语言有哪些类型
B. CPLD
C. CPU
D. ASIC
正确答案:AB
3.  下面哪些是专业提供第三方EDA软件工具的公司()。
A. Cadence
B. Mentor
C. Synopsys
D. Synplicity
正确答案:ABCD
4.  按照处理的HDL语言类型,仿真器可以分为()。
A. Verilog HDL仿真器
B. VHDL HDL仿真器
C. 混合仿真器
正确答案:ABC
5.  衡量仿真器性能的重要指标有哪些()。
A. 仿真速度
B. 仿真的准确性
C. 仿真的易用性
正确答案:ABC
6.  综合有哪几种形式()。
A. RTL
B. 逻辑综合
C. 将逻辑门表示转换到版图表示
正确答案:ABC
7.  基于FPGA/CPLD器件的数字系统设计流程包括哪些阶段()。
A. 设计输入
B. 综合
C. 布局布线
D. 仿真和编程
正确答案:ABCD
8.  用PLD器件实现设计的优势有哪些()?
A. 周期短
B. 投入少
C. 风险小
D. 对于成熟的设计往往采用PLD
正确答案:ABC
9.  状态机常用的编码方式有()。
A. 顺序编码
B. 格雷编码
C. 约翰逊编码
D. 一位热码
正确答案:
10.  下面哪些是专业提供PLD器件厂商()。
A. Xilinx
B. Altera
C. Lattice
D. Micsoftware
正确答案:
福师《EDA技术》在线作业一
二、判断题(共40 道试题,共80 分。)
1.  Verilog HDL中assign为持续赋值语句。
A. 错误
B. 正确
正确答案:
2.  SOC是指把一个完整的系统集成在一个芯片上。
A. 错误
B. 正确
正确答案:
3.  SOC是System On Chip,芯片系统的缩写。
A. 错误
B. 正确
正确答案:
4.  CPLD和FPGA都属于高密度可编程逻辑器件。
A. 错误
B. 正确
正确答案:
5.  状态机设计主要包含三个对象:当前状态,次状态和输出逻辑。
A. 错误
B. 正确
正确答案:
6.  ISP和专用的编程器是FPGA常用的两种编程方式。
A. 错误
B. 正确
正确答案:
7.  HDL是Hardware Description Language,硬件描述语言的缩写。
A. 错误
B. 正确
正确答案:
8.  PROM(Programmable Read-Only Memory),可编程只读存储器的缩写。
A. 错误
B. 正确
正确答案:
9.  时序仿真也叫后仿真。
A. 错误
B. 正确
正确答案:
10.  有限状态机非常适合于数字系统的控制模块。
A. 错误
B. 正确
正确答案:
11.  用状态机进行设计具有速度快、结构简单、可靠性高等优点。
A. 错误
B. 正确
正确答案:
12.  仿真分为功能仿真和时序仿真。
A. 错误
B. 正确
正确答案:
13.  Verilog语言即适合可综合的电路设计,也可胜任电路与系统的仿真。
A. 错误
B. 正确
正确答案:
14.  仿真是EDA的精髓所在。
A. 错误
B. 正确
正确答案:
15.  绝大多数的FPGA器件都基于SRAM查表结构实现。
A. 错误
B. 正确
正确答案:
16.  Verilog HDL中整数型常量是不可以综合的。
A. 错误
B. 正确
正确答案:
17.  PLD是一种全定制器件。
A. 错误
B. 正确
正确答案:
18.  Verilog HDL不支持逻辑运算符。
A. 错误
B. 正确
正确答案:
19.  Verilog HDL数据类型是用来表示数字电路中的物理连线、数据存储和传输单元等物理量的。
A. 错误
B. 正确

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系QQ:729038198,我们将在24小时内删除。