一、 填空题(每题 5分,8题,共40分)
1.
二极管的导通电压一般是_0.7V 。 2.
MOS 管根据掺杂类型可以分为_NMOS 、— PMOS 。 3.
晶体三极管在工作时,发射结和集电结均处于正向偏置,该晶体管工作在—饱和 状态。 4.
二进制数(11010010)2转换成十六进制数是 _D2 。 5.
贴片电阻上的103代表_10k 。 6.
输出使用 _OC 门或ODI'L 实现线与功能。 7. 假设A 传输线的特征阻抗是70欧姆,B 传输线的特征阻抗是30欧姆,A 传输线与B 传输线相 连,那
么它们之间的反射系数是_0.J 。( -0.4也可以是正确答案)
8. 假设模拟信号的输入带宽是10Hz~1MHz 对信号进行无失真采样的最低频率是 2MHz 。
二、 问答题(每题10分,6题,共60分)
1. 单片机上电
后没有运转,首先要检查什么? ( 10分)
答案:第一步,测量电源电压是否正常;第二步,测量复位引脚是否正常;第三步,测量外部晶振是否起振。 2.
请分别画出
3. 请画出SAR 型(逐次逼近型) ADC 的原理框图,或者描述 SAR 型ADC 的工作原理。(10
分)
BUCK 和BOOST 路的原理框图。(10分)
BUCK 电
路:
BOOS 电
路:
111 □
SAR型ADC包括采样保持电路(S/H、比较器(COMARE)数/模转换器(DAG)逐次逼近寄存器(SAR REGIS 和逻辑控制单■元(SAROGIC)模拟输入电压VIN由采样(保寺电路采样并保持,为实现二进制搜索算法,首先由SAROGIC 控制N位寄存器设置在中间刻度,即吟最高有效位MSB为T电平而其余位均为“0”电平,此时数字模拟转换器DAG俞出电压VDAG为0.5VREF其中VRE为提供给ADG勺基准电压。由比较器对VIN和VDAG进亍比较,若VIN>VDAC则比较器输出T电平,N位寄存器的MSB保持“1”电平;反之,若VNWDAG则比较器输出“0” 电平,N位寄存器的MSB被置为“0'电平。一次比较结束后,MSB被置为相应的电平,同时逻辑控制单元移至次高位并将其置“1”,其余位置“0”,进行下一次比较,直至最低有效位LSS 比较完毕。整个过程结束,即完成了一次模拟量至到数字量的转换,N位转换结果存储在寄存器内,并由此最终输出所转化模拟量的数字码。
4. 请将下图所示的英文翻译为中文。(10分)
A single-ended CMOS ckwA can be ac-coupl«d Io the CLKP input, with CLKM asncecied to ground with a O I-pF capadtor. as shown in Figure 136. However, (or best pe<ftxrparK» Wie clock inputs must be driven differe n怕lly, Itiereby educing suscepiibility to common-mode For high input frequency 舁mplir^g, Tl recommends using a duck source wlh very low jitter Band pass fillerirug cf th
s clod< source can help reduK the effects of jitter. There is no change in performance with a rwrvSO% duty cycle clock input
答案:使用交流耦合的方式将单端CMOS寸钟信号送人CLK引脚,CLKM引脚使用0.1uf的电容耦合至哋,如下图136所示。然而,要实现最优性能必须使用差分输入,因为可以减小共模噪声的干扰。为实现高频输入采样,TI 推荐使用低抖动时钟。带通滤波器可以减小抖动带来的影响。非占空比50%勺时钟信号不会影响ADC 勺性能。
中文翻译英文转换器5. 请描述ARM或者FPGA各电压的上电时序,一般采用何种方式控制上电时序。(10分)
答案:核电压最先上电,然后辅助电压上电,IO 口电压最后上电。
一般采用power good I脚控制上电的时序
6. 请列出你常用的器件型号,并描述其功能和性能,最少描述两种。(10分)
无正确答案,发挥题
版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系QQ:729038198,我们将在24小时内删除。
发表评论