一:选择题(70分)
1. 堆栈指针的作用是用来指示      B    。
  A  栈底地址                    B  栈顶地址
  C  下一条要执行指令的地址      D 上一条要执行指令的地址
2. CPU对存储器或I/O端口完成一次读/写操作所需的时间为一个    B      。
  A  指令周期    B  总线周期    C  时钟周期  D机器周期
3. 微机读写控制信号的作用是  D    。
  A 决定数据总线上的数据流的方向
  B 控制存储器读写操作的类型
  C 控制流入、流出存储器信息的方向
  D 以上三种作用
4. 80X86中IP/EIP寄存器的作用是      C      。
  A  保存当前栈顶地址
B  保存代码段的基地址
  C  指示下一条要执行的指令地址
  D  暂存当前执行的指令地址
5.一个具有24根地址线的微机系统中,装有16KB  ROM、480KB  RAM和 100MB的硬盘,说明其内存容量为  A      。
  A  496KB    B  16MB      C  100.496MB    D  100MB
6.查询方式输入/输出时,在I/O接口中设有状态寄存器,通过它来确定I/O设备是否准备好。输入时,准备好表示(1)A,输出时准备好表示(2)B。
(1)A.稳定      B.已空          C.已满
    (2)A.稳定      B.已空          C.已满
7.根据下面所提供的某80X86微机内存中的数据,判断INT 11H中断服务程序的入口地址是(A)。
    0000:0040 B3188ACC4DF800F0  41F800F0C5188ACC
    0000:0050 39E700F0A0198ACC  2EE800F0D2EF00F0
    A.  F000:F84D                  B.  A019:8ACC                       
    C.  CC8A:19A0                  D.  4DF8:00F0
8.存储字长是指      B    。
  A 存放在一个存储单元中的二进制代码组合
  B 存放在一个存储单元中的二进制代码位数
  C 存储单元的个数
  D 寄存器的位数
9. 指令寄存器的位数取决于      B      。
  A 存储器的容量  B 指令字长  C 机器字长  D 存储器的类型
10. 主机与设备传送数据时,采用    C      ,CPU的效率最高。
  A  程序查询方式            B  中断方式
C  DMA方式                D  软件查询方式
11.从硬件的角度而言,采用硬件最少的数据传送方式是              D    。
A  DMA控制            B 中断传送
C  查询传送            D 无条件传送
12. 按微机系统中与存储器的关系,I/O端口的编址方式分为    D  。
A 线性和非线性编址        B 集中和分散编址
C 重叠和非重叠编址        D 统一和独立编址
13.    I/O口与主机信息的交换采用中断方式的特点是    B  。
  A  CPU与设备串行工作,传送与主程序串行工作
  B  CPU与设备并行工作,传送与主程序串行工作
  C  CPU与设备并行工作,传送与主程序并行工作
D  CPU与设备串行工作,传送与主程序并行工作
14. 8255A中的工作方式控制字一定。C
A. 不等于80H    B. 小于等于80H    C. 大于等于80H
15. 在数据传送过程中,数据由串行变为并行,或由并行变为串行,这种转换是通过接口电路中的    D  实现的。
  A 数据寄存器          B 控制寄存器
  C 锁存器              D 移位寄存器
16.    在某一存储器系统中,设有只读存储器10KB,随机存储器54KB,使用16位地址来寻址,其中,只读存储器位于低地址段,其地址范围为      A      。
A  0000 ~ 27FFH        B  0000 ~ 0FFFH
  C  0000 ~ 3FFFH        D  0000 ~ 4AFFH
17.  Intel 8255A使用了个端口地址。D
  A  1          B  2          C  3          D  4
18. 当多片8259A级联使用时,对于从8259A,级联信号CAS2~CAS0是    A    。
A. 输入信号          B. 输出信号
  C. 双向信号          D. 中断信号
19. 波特率是串行通信中的一项重要参数,以下说明中正确的是。B
A 波特率是指单位时间内传送的字符数
B 波特率是指单位时间内传送的二进制数的位数
C 波特率也称为波特率因子
D 通常收/发时钟频率等于波特率
20.指令队列的作用是    D        。
    A 暂存操作数地址    B 暂存操作数
  C 暂存指令地址      D 暂存预取指令
21. 当M/IO=1,RD=1,WR=0时,8086 CPU完成的操作是    C    。
  A  存储器读    B  I/O读      C  存储器写      D  I/O写
22.  8255A能实现双向传送功能的工作方式为。 C
  A  方式0      B 方式1      C  方式2      D 方式3
23.    8086/8088的复位信号至少维持    D      个时钟周期的高电平有效。
  A  1            B  2            C  3              D  4
24.在微机中,CPU访问各类存储器的频率由高到低的次序为    A      。
  A  Cache    内存磁盘磁带
    B  内存磁盘磁带    Cache
  C  磁盘内存磁带    Cache
  D  磁盘  Cache    内存磁带
25. 总线握手的作用是(C )。
  A 控制总线占用权,防止总线冲突
B 实现I/O操作的同步冲突
  C 控制每个总线操作周期中数据传送的开始和结束
  D 促使数据传输成功
26. 关于EPROM下面的说法中,正确的是    D      。
  A  EPROM 是不能改写的
  B  EPROM 是可改写的,故是一种随机读写存储器
  C  EPROM 只能改写一次
  D  EPROM 是可改写的,但它不能作为随机读写存储
27. CPU在    D    时响应中断。
  A 取指周期结束
    B 外设提出中断申请
  C INTR为高电平
    D 一条指令结束
28. 存储周期是( D )。
A  存储器的读出时间;
B  存储器的写入时间;
  C  存储器进行连续读和写操作所允许的最短时间间隔;
  D  存储器进行连续写操作所允许的最短时间间隔
29. 在Intel 8255A中可以进行按位置位/复位的端口是  C  。
  A. 端口A        B.  端口B    C. 端口C      D. 控制口
30.    在DMA数据传送方式中,实现地址的修改与传送字节数技术的主要功能部件是    D    。
  A    CPU                B  运算器
  C  存储器                D  DMAC
31. 在异步串行输入/输出接口中,实现并行数据与串行数据的转换的主要功能部件是  A    。
  A 发送和接收移位寄存器    B 波特率发生器
  C 发送和接收数据缓冲器    D 控制字寄存器
31.    异步串行通信的主要特点是    A        。
  A 传送的每个字符是独立发送的
  B 通信双方不需要同步
  C 字符之间的间隔时间应相同
springmvc考试选择题  D 传送的数据中不含有控制信息
33. 如果有多个中断同时发生,系统将根据中断优先级响应优先级最高的中断请求。若要调整中断事件的响应顺序,可以利用      B        。
34. 并行接口和串行接口的区别主要表现在    B  之间的数据传输前者是并行,后者是串行。
    A  接口与CPU              B  接口与外设
    C  接口与CPU及外设        D 接口与内存
A  中断响应  B  中断屏蔽  C  中断向量  D 中断嵌套
35. 8086对下列中断优先级响应最高的请求是  C    。
  A  NMI    B INTR    C 内部软件中断    D 单步中断
36.    中断向量地址是    C      。
  A 子程序入口
  B 中断服务程序入口地址
  C 中断服务程序入口地址的地址
  D 传送数据的起始地址
37.    下列8259A的命令字中,必须在正常操作开始前写入的是    A    。
    A  初始化命令字ICW        B  操作命令字OCW 
  C  初始化命令字ICW1        D  初始化命令字ICW3
38.    下面中断中,只有    C  需要中断类型码。
    A  INTO    B  INT n    C INTR    D  NMI
39. 设存储器的地址线为20条,存储单元为字节,使用全译码方式组成存储器。该系统构成需要64K*1位的存储器芯片的数量需(D )块。
A 16          B 32          C 64          D 128
40. 在存储器连线时,线片控制采用( D)方式时,不存在()的问题,即所分配的地址是连续的。
  A 全译码地址重叠    B 线选控制地址浮动

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系QQ:729038198,我们将在24小时内删除。