(19)中华人民共和国国家知识产权局
(12)发明专利说明书 | ||
(10)申请公布号 CN 103973386 A (43)申请公布日 2014.08.06 | ||
(21)申请号 CN201410221919.3
(22)申请日 2014.05.23
(71)申请人 哈尔滨工业大学
地址 150001 黑龙江省哈尔滨市南岗区西大直街92号
(72)发明人 徐红伟 付宁 王怀志 乔立岩
(74)专利代理机构 哈尔滨市松花江专利商标事务所
字符串长度统计
代理人 张利明
(51)Int.CI
H04J3/06
H04L12/40
权利要求说明书 说明书 幅图 |
(54)发明名称
一种数据采集系统中1553B数据与ADC数据的时间对齐方法 | |
(57)摘要
一种数据采集系统中1553B数据与ADC数据的时间对齐方法,属于数据时间对齐方法领域。为了解决现有因1553B和ADC数据时间上无法对齐,导致的在所需要的时间段内的1553B和ADC数据提取速度慢和提取数据准确度低的问题。首先各板卡同时上电,且保证所有数采卡上电后的5秒内不进行数据采集工作;待各板卡上电5秒后,1553B给出用于时间对齐的同步时钟信号CLK,与此同时,各个板卡的计数器开始记录时间信息;每次多个数采卡每存入一帧数据时,都同时记录此时该帧的帧头信息和此时的时间信息,或者是1553B监听到一条消息时,同时记录此时该条消息的内容及此时的时间信息。具体应用在数据采集领域。 | |
法律状态
法律状态公告日 | 法律状态信息 | 法律状态 |
权 利 要 求 说 明 书
1.一种数据采集系统中1553B数据与ADC数据的时间对齐方法,它是基于 下述硬件采集系统实现的,该硬件采集系统包括1553B、通讯卡和多个数 采卡;所述的1553B、通讯卡和多个数采卡共用一块背板总线卡实现相互 之间的通讯。
1553B用于监听1553B命令,且1553B设有一个时间计数器, 该时间计数器用于记录同步时钟信号CLK上升沿的个数,并将该个数作为该时间 计数器的值,所述的同步时钟信号CLK为1553B向背板总线卡发出一个由 PLL产生的时钟信号,所述的PLL为锁相回路或锁相环,
通讯卡用于与上位机进行数据通讯,
数采卡用于采集ADC转换器输出的数字信号,且每个数采卡上均设有一个时 间计数器,该时间计数器用于记录同步时钟信号CLK上升沿的个数,作为各自时 间计数器的值,
其特征在于,所述的1553B数据与ADC数据的时间对齐方法的具体步骤为:
步骤一、首先各板卡同时上电,且保证所有数采卡上电后的5秒内不进行数 据采集工作;
步骤二、待各板卡上电5秒后,1553B给出用于时间对齐的同步时钟 信号CLK,与此同时,各个板卡的计数器开始记录时间信息;
步骤三、每次多个数采卡每存入一帧数据时,都同时记录此时该帧的帧头信 息和此时的时间信息,或者是1553B监听到一条消息时,同时记录此时该 条消息的内容及此时的时间信息,即完成1553B数据与ADC数据的在时间上的对 齐。
2.根据权利要求1所述的一种数据采集系统中1553B数据与ADC数据的时 间对齐方法,其特征在于,所述的数采卡的个数为大于或等于3的整数。
3.根据权利要求1或2所述的一种数据采集系统中1553B数据与ADC数据 的时间对齐方法,其特征在于,所述的每个数采卡上均设有一个时间计数器,该 时间计数器用于记录同步时钟信号CLK上升沿的个数中,所述的每个数采卡上计 数器发出的时钟信号频率高于同步时钟信号CLK的频率。
4.根据权利要求1或2所述的一种数据采集系统中1553B数据与ADC数据 的时间对齐方法,其特征在于,所述的步骤二中,待各板卡上电10秒后,1553B 给出用于时间对齐的同步时钟信号CLK,与此同时,各个板卡的计数器开 始记录时间信息。
版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系QQ:729038198,我们将在24小时内删除。
发表评论