1.冯. 诺依曼型计算机的主要设计思想是什么?它包括哪些主要组成部分?
解:冯. 诺依曼型计算机的主要设计思想是:存储程序和程序控制。
存储程序:将解题的程序(指令序列)存放到存储器中;
程序控制:控制器顺序执行存储的程序,按指令功能控制全机协调地完成运算任务。
主要组成部分有:控制器、运算器、存储器、输入设备、输出设备。
2.什么是存储容量?什么是单元地址?什么是数据字?什么是指令字?
解:存储容量:指存储器可以容纳的二进制信息的数量,通常用单位KB、MB、GB来度量,存储容
量越大,表示计算机所能存储的信息量越多,反映了计算机存储空间的大小。
单元地址:单元地址简称地址,在存储器中每个存储单元都有唯一的地址编号,称为单元地址。
数据字:若某计算机字是运算操作的对象即代表要处理的数据,则称数据字。
指令字:若某计算机字代表一条指令或指令的一部分,则称指令字。
3. 用原码阵列乘法器、补码阵列乘法器分别计算X×Y。
(1)X=0.11011 Y= -0.11111
解:(1)用原码阵列乘法器计算:
[x]补=0.11011 [y]补=1.00001
(0)  1    1 0    1    1
×) (1)0 0 0 0    1
----------------------------------
(0)  1    1 0    1    1
(0)0 0 0 0 0
(0)0 0 0 0 0
(0)0 0 0 0 0
(0)0 0 0 0 0
(0) (1) (1) (0) (1) (1)
-----------------------------------------
(1)0 0    1 0    1    1    1 0    1    1
[x×y]补=1.0010111011
∴ x×y= -0.1101000101
4. 有一个字长为32位的浮点数,阶码10位(包括1位阶符),用移码表示;尾数22位(包括1位尾符)用补码表示,基数R=2。请写出:
(1) 最大数的二进制表示;
(2) 最小数的二进制表示;
(3) 规格化数所能表示的数的范围;
(4) 最接近于零的正规格化数与负规格化数。
解:(1)1111111111 0111111111111111111111
(2)1111111111 1000000000000000000000
(3)1111111111 0111111111111111111111~0111111111 1000000000000000000000
(4)0000000000 0000000000000000000001~0000000000 1111111111111111111111
5. 已知某64位机主存采用半导体存储器,其地址码为26位,若使用256K×16位的DRAM芯片组成该机所允许的最大主存空间,并选用模块板结构形式,问:
(1)每个模块板为1024K×64位,共需几个模块板?
(2)每个模块板内共有多少DRAM芯片?
(3)主存共需多少DRAM芯片? CPU如何选择各模块板?
解:(1).共需模块板数为m:
m=÷=64 (块)
(2). 每个模块板内有DRAM芯片数为n:
n=(/) ×(64/16)=16 (片)
(3) 主存共需DRAM芯片为:16×64=1024 (片)
每个模块板有16片DRAM芯片,容量为1024K×64位,需20根地址线(A19~A0)完成模块
板内存储单元寻址。一共有64块模块板,采用6根高位地址线(A25~A20),通过
6:64译码器译码产生片选信号对各模块板进行选择。
6. CPU执行一段程序时, cache完成存取的次数为2420次,主存完成存取的次数为80
次,已知cache存储周期为40ns,主存存储周期为240ns,求cache/主存系统的效率和平均访问时间。
解:先求命中率h
h=n c/(n c +n m )=2420÷(2420+80)=0.968
则平均访问时间为t a
t a=0.968×40+(1-0.968) ×240=46.4(ns)
r =240÷40=6
cache/主存系统的效率为e
e=1/[r+(1-r)×0.968]=86.2%
7. 根据操作数所在位置,指出其寻址方式(A——G为填空序号):
(1)操作数在寄存器中,为(A)寻址方式。
(2)操作数地址在寄存器,为(B)寻址方式。
(3)操作数在指令中,为(C)寻址方式。
(4)操作数地址(主存)在指令中,为(D)寻址方式
(5)操作数的地址,为某一寄存器内容与位移量之和可以是(E,F,G)寻址方式。
解:A:寄存器直接;B:寄存器间接;C:立即;
D:直接;E:相对;F:基值;G:变址
8.假设某计算机指令长度为20位,具有双操作数、单操作数、无操作数三类指令形式,每个操作数地址规定用6位表示。问:
若操作码字段固定为8位,现已设计出m条双操作数指令,n条无操作数指令,在此情况下,这台计算机最多可以设计出多少条单操作数指令?
解:这台计算机最多可以设计出256-m-n条单操作数指令
9.指令格式结构如下所示,试分析指令格式及寻址方式特点。
解:指令格式及寻址方式特点如下:
① 单字长二地址指令;
② 操作码OP可指定=64条指令;
③ RR型指令,两个操作数均在寄存器中,源和目标都是通用寄存器(可分别指定16个寄存器之一);
④这种指令格式常用于算术逻辑类指令。
10.指令格式结构如下所示,试分析指令格式及寻址方式特点。
浮点数的基数什么意思
解:指令格式及寻址方式特点如下:
①双字长二地址指令;
②操作码OP可指定=64条指令;
③ RS型指令,两个操作数一个在寄存器中(16个寄存器之一),另一个在存储器中;
④有效地址通过变址求得:E=(变址寄存器)± D,变址寄存器可有16个。
11. 用异步通信方式传送字符"A"和"8",数据有7位,偶校验1 位。起始位1位,
停止位l位,请分别画出波形图。
解:字符A的ASCII码为 41H=1000001B;
字符8的ASCII码为 38H=0111000B;
串行传送波形图为:
注:B:起始位
C:校验位
S:停止位
12.某总线在一个总线周期中并行传送8个字节的数据,假设一个总线周期等于一个总线时钟周期,总线时钟频率为70MHZ ,求总线带宽是多少?
解:设总线带宽用Dr表示,总线时钟周期用T = 1/f表示,一个总线周期传送的数据量用D表示,
根据定义可得:
Dr =T / D = D ×1/f=8B×70×106/s = 560MB/
以下为选择题
13. 采月串行接口进行7位ASCII码传送,带有1位奇校验位,l位起始位和1位停止位,当传输率为9600波特时,字符传送速率为____。
A.960
B.873.
C.1372
D.480
解: A
14.系统总线中控制器的功能是______。
A.提供主存、I/O接口设备的控制信号和响应信号
B.提供数据信息
C.提供时序信号
D.提供主存、I/O接口设备的响应信号
解: D
15.如果认为CPU等待设备的状态信号是处于非工作状态(即踏步等待),那么在下面几种主机与设备之间的数据传送中:()主机与设备是串行工作的;()主机与设备是并行工作的;()主程序与设备是并行运行的。
A.程序查询方式    B. 程序中断方式    C. DMA方式
解: A C B
16.中断向量地址是_____。
A.子程序入口地址 B. 中断服务程序入口地址
C.中断服务程序入口地址指示器 C. 例行程序入口地址
解: C
17.采用DMA方式传送数据时,每传送一个数据就要占用一个____的时间。A.指令周期 B. 机器周期
C. 存储周期
D. 总线周期
解: C
18.下列陈述中正确的是_____。
A.在DMA周期内,CPU不能执行程序
B.中断发生时,CPU首先执行入栈指令将程序计数器内容保护起来
C. DMA传送方式中,DMA控制器每传送一个数据就窃取一个指令周期D.输入输出操作的最终目的是要实现CPU与外设之间的数据传输
解: D

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系QQ:729038198,我们将在24小时内删除。