测试题第一张测试1微型计算机系统主要包括a. 微处理器、存储器、总线、I/O 接口、外部设备、软件b. 微处理器、硬盘、总线、I/O 接口、外部设备、系统软件c. 微处理器、存储器、总线、I/O 接口、外部设备、应用软件d. 微处理器、存储器、总线、I/O 接口、外部设备2已知A10101111,B01010000,则A∧B、A∨B、A⊕B 的结果分别为a. 00001111,11111111,11111111b. 00000000,11110000,00000000c. 00000000,11111111,00000000d. 00000000,11111111,111111113下面哪种语言能够被计算机硬件直接识别并执行?a. 机器语言b. 汇编语言c. C语言d. 高级语言4用16 进制来表示,32 位二进制补码可表示的最大数为_____H5已知X-29H,Y33H,则XY补用8 位二进制表示为_____B6用16 进制来表示,32 位二进制补码可表示的最小数为_____H第一张测试1微型计算机系统主要包括a. 微处理器、存储器、总线、I/O 接口、外部设备、软件b. 微处理器、硬盘、总线、I/O 接口、外部设备、系统软件c. 微处理器、存储器、总线、I/O 接口、外部设备、应用软件d. 微处理器、存储器、总线、I/O 接口、外部设备2已知A10101111,B01010000,则A∧B、A ∨B、A⊕B 的结果分别为a. 00001111,11111111,11111111b. 00000000,11110000,00000000c. 00000000,11111111,00000000d. 00000000,11111111,111111113下面哪种语言能够被计算机硬件直接识别并执行?a. 机器语言b. 汇编语言c. C语言d.
高级语言4用16 进制来表示,32 位二进制补码可表示的最大数为_____H5已知
X-29H,Y33H,则XY补用8 位二进制表示为_____B6用16 进制来表示,32 位二进制补码可表示的最小
指示汇编程序如何汇编的指令数为_____Hc. 二进制数的权是2d. 十六进制数使用了16
个数字符号15在计算机中,有符号数是用_____表示的a. 二进制编码b. 原码c. 反码d. 补码16在计算机系统中,_____是主机与外部设备进行信息交换的桥梁。a. 控制器b. 总线c. 寄存器d. I/O 接口17数制转换(10010110.1001)B_____D1833H 的8 位二进制补码是_____B19数制转换(1F3D)H_____BCD20-29H 的8 位二进制补码是_____B21数制转换(10010110.1001)B_____H22十进制数56 的压缩BCD 码和非压缩BCD 码分别是a. 01010110,00000101、00000110b. 00111000,00000101、00000110c. 00111000,01010000、00000110d. 01010110,01010000、0110000023三输入与非门的输入端A、B、C 的状态分别为1、0、1,则其输出状态为第二章测试18088/8086 的寄存器中,AX、BX、CX、_____寄存器都可以被作为两个独立的8 位寄存器使用。2在8088/8086 系统中,地址信号在总线周期的第_____个时钟周期被放到地址总线上。3已知存储单元的逻辑地址为1FB0H:1200H,其对应的物理地址是_____H。4在8088/8086 系统中,一个逻辑分段最大为_____K 字节。58088/8086 的寄存器中,用于存放逻辑段的段地址的寄存器是_____、DS、ES、SS6总线的基本功能是a. 输入、输出b. 传输同步、仲裁控制、总线驱动c. 连接各个部件d. 数据传输、地址传输、控制信号传输7若8 位加法指令的结果为100000000B,则标志位ZF8若8 位加法指令的结果为100000000B,则标志位CF9在8088/8086 系统中,一个基本的总线周期包含_____个时钟周期。a. 4b. 5c. 3d. 任意10已知
CS6800H,IP1200H,且当前指令的长度是2 字节。则存放当前指令的内存单元的段地址是_____H11控制器的功能是a. 指令控制、时序控制和操作控制b. 运算控制和输入输出控制c. 操作控制和运算控制d. 外设控制和存储器控制12微机中常见的
系统总线包括ISA 总线、PCI 总线和_____总线。13在80x86 实地址方式下,若已知DS8200H,则当前数据段的最小地址是_____H14已知CS6800H,IP1200H,
且当前指令的长度是2 字节。则存放当前指令的下一条指令的物理地址是
_____H15在80x86 实地址方式下,若已知DS8200H,则当前数据段的最大地址是_____H16USB2.0 总线能够提供的最大电流为_____毫安178086 系统总线的数据信号和地址信号分离是通过_____信号实现的。188088 访问存储器和I/O 接口时,要用到WR、RD、IO/M、ALE、_____和DEN 信号。19USB2.0 总线的最大传输速率为_____Mb/s20总线从其传送信息的类型上可分为a. 数字、模拟、混合b. 8 位、16 位、32 位c. 二进制、十进制、十六进制d. 数据、控制、地址21某微处理器的地址总线宽度为36 位,则它能访问的物理地址空间为_____字节a. 360Mb. 64Mc.
64Gd. 36M22指令流水线是指a. 微处理器顺序地执行指令b. 微处理器有序地执行
指令c. 指令通过流水线传送给微处理器d. 微处理器同时执行多条指令238086 发现READY 引脚变为0
时,它将在当前总线周期中插入选择一个答案a. 查询周期b. 等待周期c. 时钟周期d. 空闲周期24已知CS6800H,IP1200H,且当前指令的长度是2 字节。则存放当前指令的内存单元的偏移地址是_____H25微处理器内部主要包括_____三个部分a. CU、BUS、MMUb. CU、MMU、REGISTERSc. ALU、BUS、CUd. ALU、CU、REGISTERS26在8088/8086 系统中,程序代码被存放在逻辑分段的a. 堆栈段b. 代码段c. 附加数据段d. 数据段27运算器的功能是实现a. 算术运算和逻辑运算b. 加法运算和减法运算c. 数据运算和地址运算d. 加减法运算和乘除法运算第三章测试1设DS3000H,ES2000H,SS1000H,BP0060H,SI0600H。指令“MOV AX,2SIBP”中源操作数的物理地址为a. 30660Hb. 20660Hc. 10662Hd. 00660H2指令
MOV AL,1234H中,源操作数的寻址方式是_____寻址38088/8086 的输入输出指令中,采用寄存器间接寻址方式可寻址_____个端口地址(用十进制数表示)4已知SP2000H,BP1FFEH,AX8A4BH,BX3034H,执行PUSH AX 指令后,栈顶的内容为_____H5若AL55H,AH7AH,分别单独执行AND AL,AH、OR AL,AH、XOR AL,AH、和NOT AH 四条指令,AX 的内容分别为a. 7A50H,7A7AH,7A2FH,557AHb. 5050H,7A7AH,2F2FH,5555Hc. 507AH,7F7AH,2F7AH,5585Hd. 7A50H,7A7FH,7A2FH,8555H6已知SP2000H,AX8A4BH,BX3034H,执行PUSH AX 指令后,SP 的内容为_____H7指令MOV AL,BXDI-4中,源操作数的寻址方式是
_____寻址88088/8086 的输入输出指令中,采用直接寻址方式可寻址_____个端口地址(用十进制数
表示)9指令MOV AX,03CCH AND 0F0H 等价于a. MOV AX,0CCHb. MOV AX,0C0Hc. MOV AX,0300Hd. MOV AX,0F0H10指令MOV AL,BXDI中,源操作数的寻址方式是_____寻址11指令MOV AL,BX1234H中,源操作数的寻址方式是_____寻址128088/8086 指令中操作数的类型有立即数操作数、寄存器操作数、_____操作数1332 位乘法和除法指令的结果存放在_____寄存器中a. AX,BXb. BX,DXc. BX,CXd. AX,DX14已知内存单元的内容如下:0001CH35H,0001DH6AH,0001EH4DH,0001FH2FH,00020H12H,00021H30H,00022H70H,00023H08H,00024H08H,00025H86H,00026H58H,00027H1AH,则中断类型8 的中断服务程序的入口地址(逻辑地址)的段基地址是_____H15已知内存单元的内容如下:0001CH35H,0001DH6AH,0001EH4DH,0001FH2FH,00020H12H,00021H30H,00022H70H,00023H08H,00024H08H,00025H86H,00026H58H,00027H1AH,则中断类型8 的中断服务程序的入口地址(逻辑地址)的段内偏移地址是_____H16关于指令的操作数,以下哪个说法是错误的a. 源操作数可以是立即
数、寄存器或存储器。b. 源操作数不能是某个标志位。c. 目的操作数可以是立即数、寄存器或存储器。d. 目的操作数不能是CS 和IP 寄存器。17已知AX、BX、CX、DX 的内容分别为18,19,20,21,依次执行PUSH AX,PUSH BX,POPCX,POP DX 指令后,寄存器CX 的内容为a. 19b. 18c. 21d. 2018用一条指令把AL 的bit5 和bit4 变反,其他位不变。这条指令是a. XOR AL,30Hb. NOT ALc.
AND AL,30Hd. OR AL,30H19关于寻址方式,以下哪个说法是正确的a. 当源操作数是寄存器时,可以采用寄存器相对寻址方式。b. 当源操作数是存储器时,可以采用寄存器寻址方式。c. 当目的操作数是I/O 端口时,可以采用寄存器相对寻址方式。d. 当目的操作数是存储器单元时,可以采用寄存器间接寻址方式。20设BX 中有一个16 位带符号数。若要将BX 中的内容除2,则以下正确的指令是a. SAL BX,1b. RAR BX,1c. SAR BX,1d. SHR BX,121若AL 内容为04H,则执行TEST AL,7CH 后,AL 中的内容为a. 00Hb. 80Hc. 7CHd. 04H228086 执行JNZ NEXT 指令后,没有发生转移,而是直接执行了下一条指令。根据这个事实可知,执行JNZ NEXT 指令时a. CF 为0b. ZF 为0c. CF 为1d. ZF 为123指令MOV AL,BX中,源操作数的寻址方式是_____寻址24以下指令格式正确的是a. ADD AL,CFb. MUL AL,15c. MOV BX,CSd. MOV AL,97EH25已知栈顶的内容为8A4BH,SP1FFEH,BP1FFEH,执行MOV AX,BP后,AX 的内容为_____H26已知CF1,AL86H,执行ADC AL,0C7H 后,AF、CF、OF、PF、SF、ZF 的状态分别为a. 0、0、1、1、0、1b. 0、1、1、1、0、0c. 0、0、0、1、1、0d. 1、0、0、1、1、0第四章测试1 W U以下汇编语句的含义是DATA SEGMENT STACK STACK D 100 D P 0 D D ATA EN Sa. 定
义了100 个字节的数据段b. 定义了200 个字节的堆栈段c. 定义了100 个字节的堆栈段d. 定义了200 个字节的数据段2在汇编语言源程序中,用于指示汇编程序如何汇编的指令是a. 汇编指令b. 机器指令c. 伪指令d. 宏指令3已知数据段的定义如
下DATA SEGMENT BUF1 DB 10H DUP BUF2 DW 1,1F00H,2500HSTR1 DB HELLO DATA ENDS 汇编后STR1 的偏移地址是_____H4在汇编语言中,以下操作数为错误的是a. 19BH255b. 0FF00H AND 1234Hc. CPU GT 486d. 30HAL5以下可
以正确通过汇编的指令是a. MOV DISI2700Hb. MOV BYTE PTRDIBX27Hc. MOV DIBX27Hd. MOV BYTE PTRDIBX2700H6已知数据段的定义如下DATA SEGMENT BUF1 DB 10H DUP BUF2 DW 1,1F00H,2500HSTR1 DB HELLO DATA ENDS 汇编后BUF2 的偏移地址是_____H7CPU 可以直接执行的指令是a. 汇编指令b. 宏指令c. 伪指令d. 机器指令8VAR 的定义为:VAR DW 8A2FH 现要将VAR 的低字节2FH取入AL 寄存器,正确的语句是a. MOV AL,VARb. MOV AL,BYTE PTR VARc. MOV AL,BYTE PTR VAR1d. MOV AL,LOW BYTE VAR9在汇编语言程序设计实验中,用MASM 汇编源程序时,对下面的语句VAR DW
0B46H 5200H 344FH F5C0H 907DHMASM 给出的错误信息是“Symbol not defined:F5C0H”根据此提示检查程序可知,语句中应更正的地方要改为_____H第五章测试1在微型计算机中,提高存储器系统存取速度的是____存储器。2用DRAM 2164A 芯片(64K×1bit)构成1MB 的存储器,需要的芯片数及用于片选地址译码的地址线位数分别为a. 128,16b. 16,4c. 128,47CPU 可以直接执行的指令是a. 汇编指令b. 宏指令c. 伪指令d. 机器指令8VAR 的定义为:VAR DW 8A2FH 现要将VAR 的低字节2FH取入AL 寄存器,正确的语句是a. MOV AL,VARb. MOV AL,BYTE PTR
VARc. MOV AL,BYTE PTR VAR1d. MOV AL,LOW BYTE VAR9在汇编语言程序设计实验中,用MASM 汇编源程序时,对下面的语句VAR DW 0B46H 5200H 344FH F5C0H 907DHMASM 给出的错误信息是“Symbol not defined:F5C0H”根据此提示检查程序可知,语句中应更正的地方要改为_____H第五章测试1在微型计算机中,提高存储器系统存取速度的是____存储器。2用DRAM 2164A 芯片(64K×1bit)构成1MB 的存储器,需要的芯片数及用于片选地址译码的地址线位数分别为a. 128,16b. 16,4c. 128,4c. 随机存储器d. 只读存储器9现有32Mb SRAM 芯片若干,若构造64MB 内存,需要_____根地址线用于片内寻址。10现有32Mb SRAM 芯片若干,若构造64MB 内存,至少需要_____位地址信号线。11现有32Mb SRAM 芯片若干,若构造64MB 内存,需要_____根地址线用于片选译码。12在计算机关机后,原有信息仍能保留的是a. EEPROM,FLASH MEMORYb. SRAM,DRAMc. RAM,EPROMd. RAM,ROM13某存储器的译码器电路采用了部分地址译码设计,有 3 根地址线未参加译码,则该存储器的每个存储单元都有a. 3 个地址b. 1 个唯一的地址c. 8 个地址d. 4 个地址14存储器芯片的译码方式中,每个存储单元具有一个以上地址的译码方式称为____译码。15在微型计算机中,扩大存储器系统容量的是____存储器。16半导体存储器可分为RAM 和____两类。17在CPU 和主存之间增设高速缓存Cache 的主要目的是a. 提高CPU 访问外存的速度b. 提高CPU 的运行速度c. 扩充内存容量d. 提高CPU 访问主存的速度18在半导体存储器中,需要定时刷新的存储器是a. DRAMb. EEPROMc. SRAMd. EPROM19在存储器芯片的译码
方式中,每个存储单元具有唯一地址的译码方式是____译码。第六章测试1CPU 对I/O 端口的编址方式分为_____两大类a. 通用地址和专用地址方式b. 分段编址和平面编址方式c. 全地址和部分地址方式d. 统一编址和独立编址方式2端口是指接口电路中的a. 寄存器或三态门b. 译码电路c. 数据线d. 控制逻辑电路3在8086 系统中,I/O 端口的地址范围是0_____H。4已知SS3000H,SP0220H,在代码段的偏移地址1234H 处有一条2 字节指令INT 21H。在执行该指令并进入相应的中断服务程序时,SP 的内容和SP 所指向的字单元的内容是a. 021AH,1236Hb. 021CH,1236Hc. 021AH,1234Hd. 0224H,1234H5CPU 满足什么条件能够响应可屏蔽中断?a. NMI 信号为高电平b. 控制标志IF 为1c. INTR 信号为高电平d. INTA 信号为高电平6输入和输出接口应该具备的基本功能分别是a. 锁存、三态b. 三态、锁存c. 译码、锁存d. 译码、三态78088/8086CPU 采用_____位地址线寻址I/O 端口。
版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系QQ:729038198,我们将在24小时内删除。
发表评论