EDA 习题
单选题
1.将设计的系统或电路按照EDA开发软件要求的某种形式表示出来,并送入计算机的过程称为( )。
A.设计输入 B.设计输出 C.仿真 D.综合
\\A
2.一般把EDA技术的发展分为( )个阶段。
A.5 B.4 C.3 D.2
\\C
3.AHDL属于( )描述语言。
A.普通硬件 B.行为 C.高级 D.低级
\\A
4.VHDL属于( )描述语言。
A.普通硬件 B.行为 C.高级 D.低级
\\B
5.包括设计编译和检查、逻辑优化和综合、适配和分割、布局和布线、生成编程数据文件等操作的过程称为( )。
A.设计输入 B.设计处理 C.功能仿真 D.时序仿真
\\B
6.在设计输入完成之后,应立即对设计文件进行( )。
A.编辑 B.编译 C.功能仿真 D.时序仿真
\\B
7.在设计处理过程中,可产生供器件编程使用的数据文件,对于CPLD来说是产生( )文件。
A.熔丝图 B.位流数据 C.图形 D.仿真
\\A
8.在设计处理过程中,可产生供器件编程使用的数据文件,对于FPGA来说是生成( )文件。
A.熔丝图 B.位流数据 C.图形 D.仿真
\\B
9.VHDL是在( )年正式推出的。
A.1983 B.1985 C.1987 D.1989
\\B
10.VerilogHDL是在( )年正式推出的。
A.1983 B.1985 C.1987 D.1989
\\A
11.在C语言的基础上演化而来的硬件描述语言是( )。
A.VHDL B.VerilogHDL C.AHD D.CUPL
\\B
12.基于PLD芯片的设计称之为( )的设计。
A.自底向上 B.自顶向下 C.积木式 D.顶层
\\A
13.基于硬件描述语言HDL的数字系统设计目前最常用的设计法称为( )设计法。
A.自底向上 B.自顶向下 C.积木式 D.顶层
\\B
14.在EDA工具中,能将硬件描述语言转化为硬件电路的重要工具软件称为( )。
A.仿真器 B.综合器 C.适配器 D.下载器
\\B
15.在EDA工具中,能完成在目标系统器件上布局布线软件称为( )。
A.仿真器 B.综合器 C.适配器 D.下载器
\\C
16.目前,EDA为了得到实际电路所用的目标芯片除了FPGA外还有。
A.ASIC B.IP C.EPROM D.CPLD
\\D
填空题
17.2006年推出的Core2微处理器芯片的集成度达________万只晶体管。
\\2亿3千
18.一般把EDA技术的发展分为______、CAE和EDA三个阶段。
\\CAD
19.一般把EDA技术的发展分为CAD、______和EDA三个阶段。
\\CAE
20.一般把EDA技术的发展分为CAD、CAE和______三个阶段。
\\EDA
21.在EDA发展的________阶段,人们只能借助计算机对电路进行
模拟、预测,以及辅助进行集成电路版图编辑、印刷电路板(PCB)布局布线等工作。
\\CAD
22.在EDA发展的________阶段,人们可以将计算机作为单点设计工具,并建立各种设计单元库,开始用计算机将许多单点工具集成在一起使用。
\\CAE
23.EDA设计流程包括______、设计输入、设计处理和器件编程四个步骤。
\\设计准备
24.EDA设计流程包括设计准备、______、设计处理和器件编程四个步骤。
\\设计输入
25.EDA设计流程包括设计准备、设计输入、______和器件编程四个步骤。
\\设计处理
26.EDA设计流程包括设计准备、设计输入、设计处理和______四个步骤。
\\器件编程|编程下载
27.EDA的设计验证包括______、时序仿真和器件测试三个过程。
\\功能仿真
28.EDA的设计验证包括功能仿真、______和器件测试三个过程。
\\时序仿真
29.EDA的设计验证包括功能仿真、时序仿真和________三个过程。
\\器件测试
30.EDA的设计输入主要包括______、图形输入方式和波形输入方式。
\\文本输入方式
31.EDA的设计输入主要包括文本输入方式、______和波形输入方式。
\\图形输入方式
32.EDA的设计输入主要包括文本输入方式、图形输入方式和______。
\\波形输入方式
33.文本输入是指采用________进行电路设计的方式。
\\硬件描述语言
34.功能仿真是在设计输入完成之后,选择具体器件进行编译之前进行的逻辑功能验证,因此又称为________。
\\前仿真
35.时序仿真是在选择了具体器件并完成布局、布线之后进行的时序关系仿真,因此又称为________。
\\后仿真|延时仿真
36.当前最流行的并成为IEEE标准的硬件描述语言包括________和VerilogHDL。
\\VHDL
37.当前最流行的并成为IEEE标准的硬件描述语言包括VHDL和________。
\\VerilogHDL
38.采用PLD进行的数字系统设计,是基于芯片的设计或称之为________的设计。
\\自底向上|Bottom-Up
39.硬件描述语言HDL给PLD和数字系统的设计带来了更新的设计方法和理念,产生了目前最常用的并称之为________的设计法。
\\自顶向下|Top-Down
40.EDA工具大致可以分为设计输入______、仿真器、HDL综合器、适配器(或布局布线器)以及下载器等5个模块。
\\编辑器
41.EDA工具大致可以分为设计输入编辑器、______、HDL综合器、适配器(或布局布线器)以及下载器等5个模块。
\\仿真器
42.EDA工具大致可以分为设计输入编辑器、仿真器、______、适配器(或布局布线器)以及下载器等5个模块。
\\HDL综合器
43.EDA工具大致可以分为设计输入编辑器、仿真器、HDL综合器、______以及下载器等5个模块。
\\适配器|布局布线器
44.EDA工具大致可
以分为设计输入编辑器、仿真器、HDL综合器、适配器(或布局布线器)以及______等5个模块。
\\下载器
45.将硬件描述语言转化为硬件电路的重要工具软件称为________。
\\HDL综合器
46.目前,EDA为了得到实际电路所用的目标芯片主要有________和FPGA两种。
\\CPLD
47.目前,EDA为了得到实际电路所用的目标芯片主要有CPLD和________两种。
\\FPGA
多选题
48.QuartusⅡ工具软件具有( )等功能。
A.编辑 B.编译 C.编程 D.制作电路板
\\ABC?
49.使用QuartusⅡ工具软件能实现的编辑方式有( )。
A.块/图形编辑 B.文本编辑 C.符号编辑 D.波形编辑
\\AB?D
50.在设计处理过程中,可产生供器件编程使用的数据文件有( )文件。
A.熔丝图 B.位流数据 C.图形 D.仿真
\\AB??
单选题
51.QuartusⅡ是( )。
A.高级语言 B.硬件描述语言 C.EDA工具软件 D.综合软件
\\C
52.QuartusⅡ工具软件具有( )等功能。
A.编辑 B.编译 C.编程 D.以上均可
\\D
53.使用QuartusⅡ工具软件实现原理图设计输入,应采用( )方式。
A.图形编辑 B.文本编辑 C.符号编辑 D.波形编辑
\\A
54.使用QuartusⅡ的图形编辑方式输入的电路原理图文件必须通过( )才能进行仿真验证。
A.编辑 B.编译 C.综合 D.编程
\\B
55.QuartusⅡ的设计文件不能直接保存在( )。
A.硬盘 B.根目录 C.文件夹 D.工程目录
\\B
56.使用QuartusⅡ工具软件实现文本设计输入,应采用( )方式。
A.图形编辑 B.文本编辑 C.符号编辑 D.波形编辑
\\B
57.使用QuartusⅡ工具软件建立仿真文件,应采用( )方式。
电脑编程软件下载免费下载 A.图形编辑 B.文本编辑 C.符号编辑 D.波形编辑
\\D
58.使用QuartusⅡ工具软件修改设计元件符号,应采用( )方式。
A.图形编辑 B.文本编辑 C.符号编辑 D.波形编辑
\\C
59.在QuartusⅡ工具软件中,完成编译网表提取、数据库建立、逻辑综合、逻辑分割、适配、延时网表提取和编程文件汇编等操作,并检查设计文件是否正确的过程称为( )。
A.编辑 B.编译 C.综合 D.编程
\\B
60.在QuartusⅡ集成环境下为图形文件产生一个元件符号的主要用途是( )。
A.仿真 B.编译
C.综合 D.被高层次电路设计调用
\\D
61.仿真是对电路设计的一种( )检测方法。
A.直接的 B.间接的 C.同步的 D.异步的
\\B
62.执行QuartusⅡ的( )命令,可以精确分析设计电路输入与输出波形间的延时量。
A.Cre
ate Sym
bol Files for Current File B.Simulator
C.Compiler D.Timing Analyzer
\\D
63.执行QuartusⅡ的( )命令,可以对设计电路进行功能仿真或者时序仿真。
A.Create Symbol Files for Current File B.Simulator
C.Compiler D.Timing Analyzer
\\B
64.执行QuartusⅡ的( )命令,可以为设计电路建立一个元件符号。
A.Create Symbol Files for Current File B.Simulator
C.Compiler D.Timing Analyzer
\\A
65.执行QuartusⅡ的( )命令,可以检查设计电路错误。
A.Create Symbol Files for Current File B.Simulator
C.Compiler D.Timing Analyzer
\\C
66.QuartusⅡ的波形文件类型是( )。
AA..vwf B..bdf C..vhd D..v
\\A
67.QuartusⅡ的块/图形设计文件类型是( )。
A..vwf B..bdf C..vhd D..v
\\B
填空题
68.QuartusⅡ是Altera公司自己开发的________软件。
\\EDA工具
69.QuartusⅡ工具软件安装成功后,第一次运行QuartusⅡ前,还必须________。
\\授权
70.在Windows2000环境下安装QuartusⅡ工具软件后,为了使用编程下载功能,还必须安装________。
\\硬件驱动程序|drivers
71.QuartusⅡ支持______、块、符号、文本和波形等不同的编辑方式。
\\图形
72.QuartusⅡ支持图形、______、符号、文本和波形等不同的编辑方式。
\\块
73.QuartusⅡ支持图形、块、______、文本和波形等不同的编辑方式。
\\符号
74.QuartusⅡ支持图形、块、符号、______和波形等不同的编辑方式。
\\文本
75.QuartusⅡ支持图形、块、符号、文本和______等不同的编辑方式。
\\波形
76.用QuartusⅡ的输入法设计的文件不能直接保存在根目录上,因此设计者在进入设计之前,应当在计算机中建立保存设计文件的________。
\\工程目录|文件夹
77.若在QuartusⅡ集成环境下,执行原理图输入设计法,应选择________方式。
\\块/图形编辑
78.文本编辑(TextEditorfile)若在QuartusⅡ集成环境下,执行文本输入设计法,最常用的有______方式。
\\VHDL File
79.系统目录下\libraries\Primitives是QuartusⅡ________元件库,包括门电路、触发器、电源、输入、输出等元件。
\\基本
80.\others\maxplus2是________元件库,包括加法器、编码器、译码器、计数器、移位寄存器等74系列器件。
\\宏函数
81.系统目录下\libraries\megafunctions是________元件库,包括参数可设置的与门lpm_and、参数可预置的三态缓冲器lpm_bustri等元件。
\\参数可设置的强函数
82.图形文件设计结束后一定要通过________________,检查设计文件是否正确。
\\编译|Compiler
83.在QuartusⅡ集成环境下可以执行“Create Symbol Files for Current File”命令
,为通过编译
的图形文件产生一个元件符号。这个元件符号可以被其他图形设计文件________,以实现多层次的系统电路设计。
\\调用
84.仿真也称为________,是对电路设计的一种间接的检测方法。
\\模拟|Simulation
85.执行QuartusⅡ的“Timing Analyzer”命令,可以________设计电路输入与输出波形间的延时量。
\\精确测量
86.指定设计电路的输入/输出端口与目标芯片引脚的连接关系的过程称为________。
\\引脚锁定
87.QuartusⅡ的波形文件类型是________。
\\.vwf
88.在完成设计电路的输入/输出端口与目标芯片引脚的锁定后,再次对设计电路的仿真称为________。
\\时序仿真|后仿真
89.以EDA方式实现的电路设计文件,最终可以编程下载到FPGA或________芯片中,完成硬件设计和验证。
\\CPLD
90.以EDA方式实现的电路设计文件,最终可以编程下载到________或CPLD芯片中,完成硬件设计和验证。
\\FPGA
91.在初次安装QuartusⅡ软件后的第一次对设计文件编程下载时,需要选择的ByteBlaster(MV)编程方式,此编程方式对应计算机的______编程下载通道,“MV”是混合电压的意思。
\\并行口
92.在初次安装QuartusⅡ软件后的第一次对设计文件编程下载时,需要选择的ByteBlaster(MV)编程方式,此编程方式对应计算机的并行口编程下载通道,“MV”是______的意思。
\\混合电压
多选题
93.VHDL中能使用的库有( )。
A.IEEE B.STD C.WORK D.PACKAGE
\\ABCD
94.在下列标识符中,( )是VHDL正确的标识符。
A.4h_adde B.h_adde4 C.h_Mder_4 D.ladde
\\?BCD
95.在VHDL中,乘“*”和除“/”算术运算的操作数据是( )数据类型。
A.整型 B.实型 C.字符型 D.逻辑型
\\AB??
96.在VHDL的端口声明语句中,声明端口类型有( )。
A.IN B.OUT C.INOUT D.BUFFER
\\ABCD
97.在元件例化(COMPONENT)语句中,将例化元件端口声明语句中的信号名与PORT MAP()中的信号名关联起来的关联方式有( )。
A.反向关联 B.名字关联 C.位置关联 D.隐含关联
\\?BC?
98.在VHDL中,为了使已声明的( )能被其他设计实体调用或共享,可以把它们汇集在程序包中。
A.数据类型 B.子程序 C.结构体 D.元件
\\AB?D
单选题
99.IEEE于1987年公布了VHDL的( )语法标准。
A.IEEE STD l076-1987 B.RS232
C.IEEE.STD LOGIC 1164 D.IEEE STD l076-1993
\\A
100.IEEE于1993年公布了VHDL的( )语法标准。
A.IEEE STD 1076-1987 B.RS232
C.IEEE.STD_LOGIC_1164 D.IEEE STD l076-1993
\\D
101.一个能为VHDL综合器接受,并能作为一个独立的设计单元的完整的VHDL程序称为( )。
A.设计输入 B
版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系QQ:729038198,我们将在24小时内删除。
发表评论