注意:考试时,每个人的题都不一样,大概一共30(选择题、填空题两种)个题,约一个小时的时间,题的数据、答案排列顺序会发生改变,切忌不能死记答案,不然会留下遗憾。
一、单项选择题(在备选答案中只有一个是正确的,将它选出填入空格中,每小题1分,共20分)
1、在CPU和物理内存之间进行地址转换时,( B)将地址从虚拟(逻辑)地址空间映射到物理地址空间。
A.TCB B.MMU C.CACHE D.DMA
2、进程有三种状态:( C)。
A.准备态、执行态和退出态 B.精确态、模糊态和随机态
C.运行态、就绪态和等待态 D.手工态、自动态和自由态
3、以下叙述中正确的是(C)。
A.宿主机与目标机之间只需要建立逻辑连接即可
B.在嵌入式系统中,调试器与被调试程序一般位于同一台机器上
Carm嵌入式系统期末考试.在嵌入式系统开发中,通常采用的是交叉编译器
D.宿主机与目标机之间的通信方式只有串口和并口两种
4、中断向量是指(C)。
A.中断断点的地址 B.中断向量表起始地址
C.中断处理程序入口地址 D.中断返回地址
5、在微型计算机中,采用中断方式的优点之一是(C)。
A.简单且容易实现 B.CPU可以不工作
C.可实时响应突发事件 D.传送速度最快
6、在ARM处理器中,(A)寄存器包括全局的中断禁止位,控制中断禁止位就可以打开或者关闭中断。
A.CPSR B.SPSR C.PC D.IR
7、嵌入式系统的三要素下面哪一个不是:( B )。
A、嵌入 B、存储器
C、专用 D、计算机
8、若R1=2000H,(2000H)=0x28,(2008H)=0x87,则执行指令LDR R0,[R1,#8]!后R0的值为( )。
A、 0x2000 B、0x28
C、 0x2008 D、0x87
9、μCOS-II操作系统属于( B )。
A、顺序执行系统 B、占先式实时操作系统
C、非占先式实时操作系统 D、分时操作系统
10、ARM寄存器组有( C )个状态寄存器。
A、7 B、32
C、6 D、37
11、C++源程序文件的默认扩展名为( A )。
A、cpp B、exe
C、obj D、lik
12、与十进制数254等值的二进制数是( A )。
A、11111110 B、11101111
C、11111011 D、11101110
13、整流电路是利用二极管的( A ) 特性。
A、单向导电 B、稳压
C、保护 D、降压
14、若某数x的真值为 –0.1010,在计算机中该数表示为1.0110,则该数所用的编码为( B )。
A、原码 B、补码
C、反码 D、移码
解释:0.1011为正数,补码与原码真值一致。仍为0.1011。
-0.0101为负数,补码为1.1011。
负数补码求法:一种简单的方式,符号位保持1不变,数值位从右边数第一个1及其右边的0保持不变,左边安位取反。
另外一种方法,数值位按位取反,末位加1,符号位保持不变。
-0.1101(二进制)的补码是多少?请写出详细过程。
负数,所以标志位是1
补码是原码取反再末位加一 即0.0010+1=0.0011
最后,补码是——1.0011
15、在下列ARM处理器的各种模式中,( D )模式有自己独立的R8-R14寄存器。
A、系统模式(System) B、终止模式(Abort)
C、中断模式(IRQ) D、快中断模式(FIQ)
16、( B )不是进程和程序的区别。
A、程序是一组有序的静态指令,进程是一次程序的执行过程
B、程序只能在前台运行,而进程可以在前台或后台运行
C、程序可以长期保存,进程是暂时的
D、程序没有状态,而进程是有状态的
17、NFS是( C ) 系统。
A、文件 B 磁盘
C、网络文件 D、操作
18、32位体系结构的ARM处理器有 _____ 种不同的处理器工作模式。( C )
A、5 B、6
C、7 D、8
19.( C )是专门用于信号处理方面的处理器,其在系统结构和指令算法方面进行了特殊设计,使其适合于执行DSP算法,编译效率较高,指令执行速度也较高。在数字滤波、FFT、谱分析等各种仪器上DSP获得了大规模的应用。
A.微处理器(Microprocessor Unit, MPU)
B.微控制器(Microcontroller Unit, MCU)
C.嵌入式DSP (Embedded Digital Signal Processor, EDSP)
D.片上系统(System On Chip,SoC)
E.多核微处理器
20. ARM(Advanced RISC Machines)既可以认为是一个公司的名字,也可以认为是对一种微处理器体系结构的通称 。1990年11月ARM公司成立于英国剑桥,设计了大量高性能、廉价、耗能低的( A )处理器。
A.RISC B.CISC
21.在计算机体系结构中,( C )表示每条计算机指令执行所需的时钟周期。
A.时钟周期(节拍) B.机器周期 C.CPI D.总线周期
22.Cache结构中,数据和指令都放在同一个Cache中,称为( A )。
A.普林斯顿结构 B. 哈佛结构
23. ( B ) 使得几个指令可以并行执行。
A.超标量(Superscalar)执行 B.流水线(Pipeline) 技术
24.ARM920T微处理器的指令流水采用了典型的RISC( B )级流水线结构
A.三 B.五 C.六 D八
24.( B)存储系统中,字的地址对应的是该字中最高有效字节所对应的地址;半字的地址对应的是该半字中最高有效字节所对应的地址。也就是说,32位数据的最高字节存储在低地址中,而其最低字节则存放在高地址中。
A.小端 B.大端
25.( A )存储模式是ARM9处理器的默认模式。ARM9汇编指令集中,没有相应的指令来选择是采用大端存储系统还是小端存储系统,但可以通过硬件输入引脚来配置它。
A.小端 B.大端
26. 下面异常中,优先级最高的是( B )
A.数据中止 B.复位 C.未定义指令,SWI D.预取中止 E.FIQ
27. 下面异常中,优先级最高的是( C )
A.未定义指令,SWI B.预取中止 C.FIQ D. IRQ
28.( A )指令集支持ARM核所有的特性,具有高效、快速的特点
A.ARM B. Thumb
29. ( B )是在宿主机上编译好目标代码后,通过宿主机到目标机的调试通道将代码下载到目标机,然后由运行于宿主机的调试软件控制代码在目标机上运行调试。为了方便调试开发,交叉开发软件一般为一个整合编辑、编译汇编链接、调试、工程管理及函数库等功能模块的集成开发环境
A.交叉编译 B.(远程调试)联调 C.仿真 D.同步
30.( B )带有SRAM接口,有足够的地址引脚来寻址,可以很容易地存取其内部的每一个字节,可以像其他SRAM存储器那样与微处理器连接
A.NAND Flash B.NOR Flash
31.目前在嵌入式系统设计中,对I/O端口或部件进行寻址常采用两种方法:存储器映射法和I/O隔离法。S3C2410芯片即采用了( A )
A. 存储器映射法 B. I/O隔离法
32. 代码g_pGPIORegs->GPDR0 |= (1 << 15);用于( B )。
A.使得g_pGPIORegs->GPDR0的值是0x8000
B. 使得g_pGPIORegs->GPDR0的第15位(从右边第0位开始)置1
33. 代码g_pGPIORegs->GAFR0_L &= ~(3 << 30);用于( B )。
A.使得g_pGPIORegs->GAFR0_L的值是0x3FFFFFFF
B. 使得g_pGPIORegs->GAFR0_L的第30、31位(从右边第0位开始)置0
34. PXA270芯片,GPIO寄存器中,其中决定引脚是否为普通GPIO的寄存器是( D )
A. GPDR B. GPSR C. GFER D. GAFR
35. PXA270芯片,( B )是IRQ中断未决寄存器,该寄存器是只读的32位寄存器,它显示所有没有被屏蔽,且以IRQ方式请求的中断源。当相应位为1时,表示该外设或中断源产生了中断信号;当相应位为0时,表示外设或中断源没有产生中断。
A. ICPR B. ICIP C. ICMR D. ICHP
二、多项选择题(共10个题,每小题不选或选错得0分,漏选得1分,全部选对得2分,共20分)
1、嵌入式系统组成一般由:(ABCD )。
A.嵌入式微处理器 B.嵌入式操作系统
C.嵌入式应用软件 D.外围设备 E.寄存器
2、ARM处理器的工作模式中属于异常模式的有(CDE)。
A.用户模式usr B.系统模式sys
C.外部中断模式irq D.中止模式abt E.快速中断模式fiq
3、并行接口可以分为(ABD )等几种。
A.SPP B.EPP
C.USB D.ECP E.RS232
解释: SPP.Standara Parallel Port,标准并行接口。它可以提供50K Bits/秒的典型传输速度,其最高的传输速度可达150K Bits/秒。可进行9Bits的并行输入(现在的板载并行接口一般支持数据口的双向传输故最大可达17Bits的输入)和12Bits的并行输出。通常可选择Nibble(4bits)或Byte(8bits)的方式进行输入数据,还有一种Bi-directional的双向传输方式,这种方式需硬件支持。SPP硬件是由8条数据线,4条控制线和5条状态线所组成,它们分别对应三个不同的寄存器来进行数据的读写操作。
版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系QQ:729038198,我们将在24小时内删除。
发表评论