数字电子技术-考试复习题
一、单项选择题
1.(195)H表示( D )。
(a) 二进制数 (b) 十进制数 (c) 八进制数 (d) 十六进制数
2.在TTL门电路中,能实现“线与”的门电路是( B )
(a) 与非门 (b) 集电极开路门 (c) 或非门 (d) 或非门
3.用不同数制的数字来表示2007,位数最少的是 。
(a) 十六进制数 (b) 十进制数 (c) 八进制数 (d) 二进制数
4.十进制数36转换为十六进制数,结果为 。
(a)26 (b)24 (c)22 (d)20
5.8421BCD码10000111表示的十进制数是 。
(a) 131 (b) 103 (c) 87 (d) 13
6.A/D转换输出的二进制代码位数越多,其转换精度( )
(a) 越高 (b) 越低 (c) 不变 (d) 无法确定
7.下列逻辑表示式正确的是( )
(a) (b)
(c) (d)
8. 下列电路中,属于时序逻辑电路的是( ).
(a) 数据选择器 (b) 编码器 (c) 计数器 (d) 译码器
9. 由8位寄存器组成的扭环移位寄存器可以构成 进制计数器。
(a) 4 (b) 8 (c) 16 (d) 无法确定
10. 555集成定时器构成的单稳态触发器,其暂态时间tW ≈________。
(a) 0.7RC (b) RC (c) 1.1RC (d) 1.4RC
二进制与十六进制的转换表11.十进制数24转换为二进制数,结果为 。
(a)10100 (b)10010 (c)01100 (d)11000
12. (a) 13. (c) 14. (c) 15. (d)
12. ( )D, 。
(a)275 (b) 629 (c) 2750 (d) 2200
13.三态门的第三态是 。
(a)低电平 (b)高电平 (c) 高阻 (d) 任意电平
14.具有8个触发器的二进制异步计数器最多可能有 种状态。
(a) 8 (b) 128 (c) 256 (d) 512
15.“或非”逻辑运算结果为“0”的条件是该或项的变量 。
(a) 全部输入“0” (b) 全部输入“1”
(c) 任一个输入“0” (d) 任一个输入“1”
16.当TTL门电路输入端对地接电阻R=10k时,相当于此端 。
(a) 接逻辑“1” (b) 接逻辑“0” (c) 接0.4V电压 (d) 逻辑不定
17.若干个三态逻辑门的输出端连接在一起,能实现的逻辑功能是 。
(a) 线与 (b) 无法确定 (c) 数据驱动 (d) 分时传送数据
18.一个3输入表决电路,只有3个输入都为0,输出才为1,则该电路的逻辑关系是 。
(a) 与 (b) 或 (c) 或非 (d) 与非
19.如要将一个最大幅度为5.1V的模拟信号转换为数字信号,要求输入每变化20mV,输出信号的最低位(LSB)发生变化,应选用 位ADC。
(a) 6 (b) 8 (c) 10 (d) 12
20. 要获得32K×8 RAM,需用用4K×4的RAM 片。
21.195表示 。
(a) 二进制数 (b) 十进制数 (c) 八进制数 (d) 十六进制数
22.十进制数24转换为二进制数,结果为 。
(a) 10100 (b) 11000 (c) 01100 (d)10010
23. 十进制数89对应的8421BCD码为 。
(a) 00100100 (b) 00011000 (c) 10001001 (d) 00101000
24.十进制数36转换为十六进制数,结果为 。
(a) 26 (b) 24 (c) 22 (d) 20
25.若将一个正弦波电压信号转换成同频率的矩形波,应采用 d 。
(a)计数器 (b)多谐振荡器
(c)单稳态触发器 (d)施密特触发器
26.A/D转换输出的二进制代码位数越多,其转换精度 。
(a) 越高 (b) 越低 (c) 不变 (d) 无法确定
27.三态门的第三态是( )。
(a) 低电平 (b) 高电平 (c) 高阻 (d) 以上都不是
28.“或非”逻辑运算结果为“0”的条件是该或项的变量( )。
(a) 全部输入“0” (b) 全部输入“1”
(c) 任一个输入“0” (d) 任一个输入“1”
29.两个开关控制一盏灯,用A和B为1表示相应开关为闭合状态,如果只有两个开关都闭合时灯才不亮,则该电路的逻辑关系为( )。
(a) 同或 (b) 或非 (c) 异或 (d) 与非
30. 如果,那么,=( )。
(a) (b) (c) (d)
二、填空
1.数制转换( 1514 )D。
2.已知逻辑函数的反函数,则该函数 。
3.TTL与非门的开门电阻为 2000 。
4.D触发器的的特征方程为 。
5.已知逻辑函数,该函数的最小项表达式为 。
6. 一片8位DAC的最小输出电压增量为0.02V,当输入为11001011时,输出电压UO为__4.06________。
7.组合电路的基本单元是 逻辑门 ,时序电路的基本单元是 触发器 。
8.输出仅与电路 储存状态 的时序电路称为Moore型电路。
9. 要扩展成8K⨯8 RAM,需用用512⨯4的RAM 32 片。
10.所谓组合逻辑电路是指:在任何时刻,逻辑电路的输出状态只取决于电路各 输入 的组合,而与电路 过去的状态 无关。
11.最基本的三种逻辑运算是 、 和 。
12.7的8421 BCD码是 0111 。
13.D触发器的的特征方程为 。
14.在两个开关A和B控制一个电灯L的电路中,当两个开关都断开时灯亮,则实现的逻辑函数式为 (a+b)‘ 。
15.CMOS逻辑电路中,若VDD=10V,则输出低电平UOL为 0 ,输出高电平UOH为 10 。
18.与逐次逼近型ADC比较,双积分型ADC转换速度 慢 ,抗干扰能力 强 。
19. 按照数据写入的方式,ROM可分为 掩膜 ROM 、 PROM 、 EPROM 、和 E2 PROM 等四类。
20.A/D转换器的最小分辨电压为U∆,则它的输出Dn 为 . [uI /U∆]、 ,最大的输入电压UImax为 (2n – 1) U∆ 。
21.将二进制数1011110转换为十六进制数为 5E 。
22.用卡诺图化简逻辑函数,化简结果一般是最简的 YUHUO 式。
23.2010个1连续异或的结果是 0 。
24.函数的与非表达式为 。
25.JK触发器的特征表达式为 。
26. = 1 ,= 0 。
27. 译码器、编码器属于 逻辑电路,计数器、寄存器属于 逻辑电路。
28.CMOS逻辑电路中,若VDD=5V,电路的噪声容限UN可达 5 v 。
29. 要扩展成8K⨯8 RAM,需用用1K ⨯4的RAM 16 片。
30.写出最小项标准式为 。
三、化简逻辑函数
1、用代数法化简
知识点:代数法化简,参考教材P26-27
2、用卡诺图化简
L=∑m(2,3,4,5,9)+∑d(10,11,12,13)
知识点:卡诺图法化简,参考教材P27-28
3.
知识点:逻辑函数化简,参考教材P29-30
五、电路如题5图所示。集成定时器555的功能如表1所示。
1、分析S未按下时电路的工作状态。u0处于高电平还是低电平?电路状态是否可以保持稳定?
2、若C =10μF,按一下启动按钮S,当要求输出脉宽tw=10S时,计算R值。
3、 若C = 0.1μF,要求暂稳时间tw =5mS时求R值。此时若将C改为1μF(R不变),则时间tw又为多少?
版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系QQ:729038198,我们将在24小时内删除。
发表评论