实验12:8086最小系统构建和I/O地址译码实验1、实验目的:
(1)掌握I/O地址译码的工作原理和电路设计
(2)掌握Proteus ISIS中电路原理图的模块化设计方法
(3)绘制通用的8086最小系统电路图和I/O地址译码电路图供后续实验使用
2、实验设备:安装有Proteus的PC一台
3、实验过程:编写测试程序,对8086最小系统和I/O地址译码电路模块进行仿真测试。
(1)所绘制电路图如下面截屏所示:
首先是8086最小系统电路图,如下:
第二个是I/O地址译码子电路图,如下:
实验电路图如下面所示:
(2)实验仿真运行画面截图如下所示:(对所给程序稍微作了变动)
(3)程序源代码如下所示:.model small
.8086
.stack
.data
.
code
.startup
mov dx,1000h
lp0:
mov bx,0e001h
lp1:
mov al,bl
out dx,al
mov ah,1
call delay
cmp bl,0
jz lp2
rol bx,1
jmp lp1
lp2:
mov ah,8
call delay
jmp lp0
delay:
mov cx,5000
d: loop d
dec ah
jnz delay
ret
end
4、实验总结:
(1)绘制实验电路图时主要问题包括标号的设置(如果未设置则会出现八个灯同时亮的情况),总线等的连接(注意对应接口相同,引脚线与总线的连接末端采用斜线)等。
(2)程序中,lp0中将点亮的模式传送给bx寄存器,可改变该值从而改变点亮的模式(如改为0e004h则变为有4个灯同时亮);
Lp1中,将每个周期中灯与灯的时间间隔设为一个基本单位并存入了ah中,可改变该值以延长时间(如实验习题中);
Lp2中,将不同周期直接的时间间隔设为8个时间单位并存放入ah中,与上一个值一起可以调控灯亮的持续时间和周期等。
模块化设计的目的(3)注意总线标号的输入为中为XD[0..15]而非XD[0,,15];另外注意合理安排位置以使电路图更加美观。
友情提示:范文可能无法思考和涵盖全面,供参考!最好专业人士起草或审核后使用,感谢您的下载!

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系QQ:729038198,我们将在24小时内删除。