一. 选择题
1. 多体交叉存贮器实质上是一种______存贮器,它能_____执行______
独立的读写操作。
A.模块式,并行,多个 B. 模块式,串行,多个
C.整体式,并行,一个 D. 整体式,串行,多个
2. 已知控制信号16个,下址8位,采用水平型微指令格式,则该微程序控制器的控存容量为( )
A.8×16位 B.28×12位 C.28×24位 D.8×24位
3.带有1位偶校验位的校验码能检测出( )位错误。
A.1 B.2 C.奇数 D.偶数
4. 在浮点数编码表示中( )在机器数中不出现,是隐含的。
A.阶码 B.符号 C.尾数 D.基数
5.16位二进制补码数的表示范围为( )。
A. 0~+65536 B. 0~+65535 C. –32768~+32767 D. –32767~+32767
6.. 在定点二进制运算器中,减法运算一般通过( )来实现。
A. 原码运算的二进制减法器 B. 补码运算的二进制减法器
C. 原码运算的十进制加法器 D. 补码运算的二进制加法器
7. 相联存储器采用按( )访问方式,因而速度比普通存储器快。
A. 地址 B. 内容 C. 实地址 D. 虚地址
8.十进制数-15的8位机器数的补码表示是( )。
A. 00001111 B. 11110001 C. 10001111 D. 10010101
9.假定下列字符码中采用偶校验位,出错的字符码是( )。
A. 11000011 B. 11010110 C. 11000011 D. 11001001
10.在定点二进制运算器中,补码加减运算判溢出一般通过______来实现。
A.当符号不同的两数相加,结果的符号与加数不同则产生溢出
B.当双符号位值不同时即产生溢出
C.当符号相同的两数相减,结果的符号与减数相同则产生溢出
D.符号位的进位和最高数值位的进位相同则产生溢出
11.主存贮器和CPU之间增加cache的目的是( )。
A. 提高CPU访问存储系统的速度 B. 扩大主存贮器容量
C. 扩大CPU中寄存器的数量 D. 提高CPU的速度
12.常用的虚拟存贮系统由( )两级存贮器组成,其中辅存是大容量的磁表面存贮器。
A.主存-辅存 B.快存-主存 C.快存-辅存 D.通用寄存器-主存
13. 知一个指令系统32条指令,一条指令分取指令2ms,计算地址2ms,取操作数2ms, 执行指令1ms, 问采用流水线方式执行指令,32条指令执行一遍需要( )ms.。
A. 32 B. 69 C. 70 D.67
14. 74LS181运算器可以完成 功能。
A.16种逻辑运算 B.16种算术运算
C.16种逻辑运算与16种算术运算
D.16种初等函数的运算
15.只有当程序要执行时,它才会去将源程序翻译成机器语言,而且一次只能读取、翻译并执行源程序中的一行语句,此程序称为
A.目标程序 B.编译程序 C.解释程序 D.汇编程序
16. 计算机中表示地址时使用( )
A.无符号数 B.原码 C.反码 D.补码
17.设某机平均指令执行速度为1MIPS,主频32MHZ,每个机器周期包含4个时钟周期,则
平均每个指令周期含( )个机器周期。
A.4 B.2 C.6 D.8
18.某计算机字长32位,其存储容量是1MB,若按字编址,它的寻址范围是___。
A.0—1M-1 B.0—512KB C.0—256K-1 D.0—256KB
19.16个汉字的机内码需要( )。
A.16字节 B.32字节 C.64字节 D.8字节
20.双端口存储器在( )情况下会发生读/写冲突。
A.左端口与右端口的地址码不同 B.左端口与右端口的地址码相同
C.左端口与右端口的数据码相同 D.左端口与右端口的数据码不同
21.完整地计算机系统应包括
A.运算器、存储器和控制器 B.外部设备和主机
流程图转换为ns图C.主机和实用程序 D.配套的硬件设备和软件系统
22.浮点数乘法运算的步骤是( ):
A.对阶,尾数相除,阶码相减
B.对阶,尾数相除,阶码相加,结果规格化,舍入
C.尾数相乘,阶码相加,结果规格化,舍入
D.尾数相除,阶码相加,结果规格化,舍入
23. 8位二进制补码数的表示范围为( )。
A. 0~+127 B. 0~+128 C. –128~+127 D. –127~+127
24. 在定点二进制运算器中,减法运算一般通过( )来实现。
A. 原码运算的二进制减法器 B. 补码运算的二进制减法器
C. 原码运算的十进制加法器 D. 补码运算的二进制加法器
25. 相联存储器采用按( )访问方式,因而查数据的速度比普通存储器快。
A. 地址 B. 内容 C. 实地址 D. 虚地址
26.假定下列字符码中采用奇校验位,出错的字符码是( )。
A. 11000011 B. 11010110 C. 11001011 D. 11011001
27.主存和CPU之间增加cache的目的是( )。
A. 提高CPU访问存储系统的速度 B. 扩大主存容量
C. 扩大CPU中寄存器的数量 D. 提高CPU的速度
28.常用的虚拟存贮系统由( )两级存贮器组成,其中辅存是大容量的磁表面存贮器。
A.主存-辅存 B.快存-主存 C.快存-辅存 D.通用寄存器-主存
29. 74LS181运算器可以完成 功能。
A.16种逻辑运算 B.16种算术运算
C.16种逻辑运算与16种算术运算
D.16种初等函数的运算
30.下面哪一种不是冯•诺依曼体系结构的基本特点:( )。
A.采用二进制表示数据 B.采用存储程序的方式
C.硬件系统由五大部件组成 D.机器以存储器为中心交换数据
31. 计算机系统的层次结构从内到外依次为( )
A.硬件系统、应用软件、系统软件 B.系统软件、硬件系统、应用软件
C.应用软件、系统软件、硬件系统 D.硬件系统、系统软件、应用软件
32.16个汉字的机内码需要( )。
A.16字节 B.32字节 C.64字节 D.8字节
33. 已知一个指令系统40条指令,一条指令分取指令2ms,计算地址2ms,取操作数2ms, 执行指令1ms, 问采用流水线方式执行指令,40条指令执行一遍需要( )ms.。
B. 80 B.85 C. 84 D.86
34.某机采用微程序控制器,其微程序控制器有18种微操作命令(采用直接控制法,
即水平型微指令),有8个转移控制状态(采用译码形式),微指令格式中的下址字段11
位。问:控存的容量为多少?
A.8K B.8KB C.2K D.2KB
35.某计算机字长32位,其存储容量为 4 MB,若按字编址,它的寻址范围是______。
A.0—1M-1 B.0—4M-1 C.0—1MB-1 D.0—4MB-1
36.18.设某机平均指令执行速度为1MIPS,主频32MHZ,每个机器周期包含4个时钟周期,则平均每个指令周期含( )个机器周期。
A.4 B.2 C.6 D.8
37.主存与Cache的地址映射有 、 和 三种方式,其中最后一种方式,适度地兼顾了前二者的优点又尽量避免其缺点。
38.SRAM的存储单元是用 来存储信息的, 而DRAM则是用 来存储信息的。DRAM需要定时进行 。
39.计算机的硬件系统包括 、 、 、 、 。
40.RISC CPU是克服CISC机器缺点的基础上发展起来的,它具有的三个基本要素是:(1)
一个有限的___ ___;(2) CPU配备大量的___ _;(3) 强调______的优化。
41.指令系统是指 。
42.存储周期是指 。
7.微指令格式可分为___ _型和 ____ __型两类,其中 型微指令用较长的微程序结构换取较短的微指令结构。 型微指令执行速度快。
二.问答题
1.简述控制器的组成及各部分的功能。
2.简述SRAM和DRAM的区别
3.运算器主要有那些部件组成?
4.在RR(寄存器-寄存器)型,RS(寄存器-存储器)型,SS(存储器-存储器)型指令中,哪类指令执行时间最长?哪类指令执行时间最短?为什么?
1. 5.简述冯·诺伊曼体系结构的特点,并说明存储程序和程序控制的原理。
6、简述控制器的组成及各部分的功能。
三.计算题
1.设浮点数的格式为:阶码4位,包含一位符号位,尾数6位,包含一位符号位,阶码用移码表示,尾数用补码表示,排列顺序为:
阶符(1位) | 阶码(3位) | 数符(1位) | 尾数(5位) |
则按上述浮点数的格式:
(1)若(X)10 = -12.5,则求 X的规格化浮点数表示形式。
版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系QQ:729038198,我们将在24小时内删除。
发表评论